发明名称 数字信号发生器
摘要 本发明涉及一种数字信号发生器,用于提供本地振荡器信号的一个或多个相位,以供在数模转换器和谐波抑制混频器中使用。所公开的实施例包括一种用于射频接收机的混频器的本地振荡器信号发生器(200),所述本地振荡器信号发生器(200)包括:比特序列发生器(201),具有多个并行输出线(203);数字信号发生器(202),具有串行输出线(204)和与比特序列发生器(201)的相应输出线(203)相连的多个输入线;以及时钟信号输入线(205),其中,数字信号发生器(202)被配置为:以时钟信号输入线(205)上提供的时钟信号所给出的速率,根据多个输入线(203)上来自比特序列发生器(201)的比特序列所给出的序列,在串行输出线(204)上提供输出比特序列。
申请公布号 CN102355257B 申请公布日期 2015.03.25
申请号 CN201110137970.2 申请日期 2011.05.25
申请人 集成装置技术公司 发明人 内纳德·帕夫洛维克;约翰内斯·胡伯图斯·安东尼奥斯·布雷克尔曼斯;扬·范信德瑞
分类号 H03L7/099(2006.01)I 主分类号 H03L7/099(2006.01)I
代理机构 中科专利商标代理有限责任公司 11021 代理人 王波波
主权项 一种用于射频接收机的混频器的本地振荡器信号发生器(200),所述混频器配置为将输入射频信号与来自本地振荡器信号发生器的输出比特序列混频,以提供输出中频信号,所述本地振荡器信号发生器(200)包括:比特序列发生器(201),具有多个并行输出线(203);数字信号发生器(202),具有单个串行输出线(204)和与比特序列发生器(201)的相应输出线(203)相连的多个输入线;以及时钟信号输入线(205),其中,数字信号发生器(202)被配置为:以时钟信号输入线(205)上提供的时钟信号所给出的速率,根据多个输入线(203)上来自比特序列发生器(201)的比特序列所给出的序列,在单个串行输出线(204)上向混频器提供输出比特序列。
地址 美国加利福尼亚