发明名称 双重图形化电学测试结构及监控方法
摘要 本发明提供了一种双重图形化电学测试结构及监控方法,其包括:上金属层,下金属层,以及连接于所述上、下金属层的通孔结构;通孔结构位于上金属层和下金属层的重叠区域。上金属层和/或下金属层具有双重图形化拆分图形层,双重图形化拆分图形层具有拼接重叠区;拼接重叠区位于上金属层和下金属层的重叠区域中,且与通孔结构的顶部和/或底部相连接。对该组电学测试结构进行电学测试,可以得到对应通孔结构的电阻值,从而可以确定拼接重叠量的合理范围,该拼接重叠量的合理范围可以指导在双重图形化拆分过程中的拆分情况,使其建立更为合理的拆分规则,从而监控金属层双重图形化拆分过程中形成的拼接区对与之相连的通孔电阻的影响。
申请公布号 CN104465621A 申请公布日期 2015.03.25
申请号 CN201410686757.0 申请日期 2014.11.25
申请人 上海集成电路研发中心有限公司 发明人 卢意飞
分类号 H01L23/544(2006.01)I;H01L21/66(2006.01)I 主分类号 H01L23/544(2006.01)I
代理机构 上海天辰知识产权代理事务所(特殊普通合伙) 31275 代理人 吴世华;林彦之
主权项 一种双重图形化电学测试结构,其特征在于,包括:上金属层,下金属层,以及连接于所述上、下金属层的通孔结构;所述通孔结构位于所述上金属层和所述下金属层的重叠区域;其中,所述上金属层和/或下金属层具有双重图形化拆分图形层,所述双重图形化拆分图形层具有拼接重叠区;所述拼接重叠区位于所述上金属层和所述下金属层的重叠区域中,且与所述通孔结构的顶部和/或底部相连接。
地址 201210 上海市浦东新区张江高斯路497号