发明名称 | 一种逻辑保护放大电路 | ||
摘要 | 本发明公开了一种逻辑保护放大电路,其特征在于,主要由功率放大器P1,功率放大器P2,与非门IC1,与非门IC2,负极与功率放大器P1的正极输入端相连接、正极经电阻R4后与与非门IC2的负极输入端相连接的极性电容C1,一端与与非门IC1的负极输入端相连接、另一端与功率放大器P1的正极输入端相连接的电阻R1,串接在功率放大器P1的负极输入端与输出端之间的电阻R2等组成。本发明整体结构较为简单,其制作和使用非常方便。同时,本发明还能有效的降低电路自身和外界的射频干扰。 | ||
申请公布号 | CN104467698A | 申请公布日期 | 2015.03.25 |
申请号 | CN201410699014.7 | 申请日期 | 2014.11.27 |
申请人 | 成都措普科技有限公司 | 发明人 | 罗娅;车容俊 |
分类号 | H03F1/52(2006.01)I | 主分类号 | H03F1/52(2006.01)I |
代理机构 | 深圳市合道英联专利事务所(普通合伙) 44309 | 代理人 | 廉红果;陆庆红 |
主权项 | 一种逻辑保护放大电路,其特征在于,主要由功率放大器P1,功率放大器P2,与非门IC1,与非门IC2,负极与功率放大器P1的正极输入端相连接、正极经电阻R4后与与非门IC2的负极输入端相连接的极性电容C1,一端与与非门IC1的负极输入端相连接、另一端与功率放大器P1的正极输入端相连接的电阻R1,串接在功率放大器P1的负极输入端与输出端之间的电阻R2,一端与与非门IC1的输出端相连接、另一端与功率放大器P2的负极输入端相连接的电阻R3,串接在功率放大器P2的正极输入端与输出端之间的极性电容C3,正极与与非门IC2的输出端相连接、负极顺次经稳压二极管D1和电阻R5后与功率放大器P1的输出端相连接的电容C2,P极与功率放大器P2的输出端相连接、N极顺次经电阻R7和电阻R6后与稳压二极管D1和电阻R5的连接点相连接的二极管D2,以及N极与电容C2的负极相连接、P极与二极管D2和电阻R7的连接点相连接的稳压二极管D3组成;所述与非门IC1的正极输入端与功率放大器P1的负极输入端相连接;功率放大器P2的输出端与非门IC2的正极输入端相连接,其正极输入端则与功率放大器P1的输出端相连接。 | ||
地址 | 610000 四川省成都市高新区瑞升南街8幢 |