发明名称 半导体结构的形成方法
摘要 一种半导体结构的形成方法,包括:提供半导体衬底,所述半导体衬底包括第一区域和第二区域;形成位于第一区域表面的栅介质材料层和浮栅介质层、浮栅以及控制栅介质层;在所述半导体衬底表面形成栅极材料层;在栅极材料层表面形成第一填充材料层和位于所述第一填充材料层表面的第一图形化掩膜层;以所述第一图形化掩膜层为掩膜,刻蚀第一区域上的部分第一填充材料层、栅极材料层、栅介质材料层,在半导体衬底的第一区域表面形成栅介质层和位于所述栅介质层表面的栅极;去除所述第一填充材料层和第一图形化掩膜层后,刻蚀第二区域上的栅极材料层,形成位于控制栅介质层表面的控制栅。上述方法可以提高在第二区域上形成的存储单元的性能。
申请公布号 CN104425366A 申请公布日期 2015.03.18
申请号 CN201310657174.0 申请日期 2013.12.06
申请人 中芯国际集成电路制造(北京)有限公司;中芯国际集成电路制造(上海)有限公司 发明人 王新鹏;潘晶;王琪;宁先捷
分类号 H01L21/768(2006.01)I;H01L21/265(2006.01)I 主分类号 H01L21/768(2006.01)I
代理机构 北京集佳知识产权代理有限公司 11227 代理人 骆苏华
主权项 一种半导体结构的形成方法,其特征在于,包括:提供半导体衬底,所述半导体衬底包括第一区域和第二区域;在所述半导体衬底表面形成位于第一区域表面的栅介质材料层、位于部分第二区域表面的浮栅介质层、位于浮栅介质层表面的浮栅以及位于所述浮栅表面的控制栅介质层,所述控制栅介质层的表面高于栅介质材料层的表面;在所述半导体衬底表面形成栅极材料层,所述栅极材料层覆盖栅介质材料层的表面、浮栅介质层和浮栅的侧壁以及控制栅介质层的表面,控制栅介质层顶部的栅极材料层的表面高于第一区域上的栅极材料层的表面;在所述栅极材料层表面形成第一填充材料层和位于所述第一填充材料层表面的第一图形化掩膜层,所述第一填充材料层表面齐平并且覆盖所述栅极材料层,所述第一图形化掩膜层覆盖第二区域上的第一填充材料层和部分第一区域上的第一填充材料层;以所述第一图形化掩膜层为掩膜,刻蚀第一区域上的部分第一填充材料层、栅极材料层、栅介质材料层,在半导体衬底的第一区域表面形成栅介质层和位于所述栅介质层表面的栅极;去除所述第一填充材料层和第一图形化掩膜层后,刻蚀第二区域上的栅极材料层,形成位于控制栅介质层表面的控制栅。
地址 100176 北京市大兴区经济技术开发区文昌大道18号