发明名称 |
半导体装置 |
摘要 |
本发明提供可抑制由半导体芯片的变形导致的连接凸起的畸变的半导体装置。半导体装置具备:第1半导体芯片,其具有第1主面和与第1主面相对向并设有第2电极的第2主面;第2半导体芯片,其具有设有与第2电极连接的第3电极的第3主面和与第3主面相对向的第4主面;第1隔片,其在第2、第3电极和第1、第2半导体芯片的外周面之间的区域配置,确保第1半导体芯片和第2半导体芯片的间隙。 |
申请公布号 |
CN104425464A |
申请公布日期 |
2015.03.18 |
申请号 |
CN201410006596.6 |
申请日期 |
2014.01.07 |
申请人 |
株式会社 东芝 |
发明人 |
尾山幸史;向田秀子;福田昌利;筑山慧至;深山真哉 |
分类号 |
H01L25/00(2006.01)I;H01L23/31(2006.01)I;H01L21/50(2006.01)I |
主分类号 |
H01L25/00(2006.01)I |
代理机构 |
北京市中咨律师事务所 11247 |
代理人 |
刘瑞东;陈海红 |
主权项 |
一种半导体装置,其特征在于,具备:第1半导体芯片,其具有第1主面和与上述第1主面对向并设有第2电极的第2主面;第2半导体芯片,其具有设有与上述第2电极连接的第3电极的第3主面和与上述第3主面对向的第4主面;和第1隔片,其在上述第2、第3电极和上述第1、第2半导体芯片的外周面之间的区域配置,确保上述第1半导体芯片和上述第2半导体芯片的间隙。 |
地址 |
日本东京都 |