发明名称 微处理器以及多核心晶片之核心间通讯方法;MICROPROCESSOR INTERNAL BYPASS BUSS AND METHODS OF INTER-CORE COMMUNICATION AMONG CORES OF A MULTI-CORE DIE
摘要 一种微处理器,包括:复数接脚,耦接微处理器至耦接一晶片组的一双向处理器汇流排;一晶片,具有复数核心,每一核心具有一汇流排介面分别耦接核心的复数输入端与复数输出端至处理器汇流排之对应的复数双向线;以及一旁路汇流排,配置在晶片上,用以使晶片的至少一第一与一第二互补核心旁路处理器汇流排而直接互相通讯,旁路汇流排提供对应于复数处理器汇流排线的复数汇流排线;其中旁路汇流排不会将讯号传送至晶片的外部、驱动处理器汇流排上的讯号至晶片组或接收来自处理器汇流排的晶片组驱动的讯号。
申请公布号 TW201510728 申请公布日期 2015.03.16
申请号 TW103144436 申请日期 2011.12.22
申请人 威盛电子股份有限公司 VIA TECHNOLOGIES, INC. 发明人 嘉斯金斯 达鲁斯D GASKINS, DARIUS D.
分类号 G06F13/14(2006.01);G06F13/40(2006.01);G06F9/28(2006.01) 主分类号 G06F13/14(2006.01)
代理机构 代理人 洪澄文颜锦顺
主权项
地址 新北市新店区中正路533号8楼 TW