发明名称 BCH编码器和解码器
摘要 本发明适用于通信技术领域,提供了一种BCH编码器,具有一码字输入端和编码计算单元,所述编码计算单元包括至少两路求余电路,均用于码字的编码计算,第一求余电路的输入端通过第一开关连接所述码字输入端;第二求余电路的输入端通过第二开关也连接所述码字输入端。本发明相应的提供一种BCH解码器,其也包括至少两路用于解码计算的求余电路。借此,本发明的编解码器具有双层的纠错能力,通过适当增大BCH码的校验数据空间,降低迟滞并提高纠错性能。
申请公布号 CN102568604B 申请公布日期 2015.03.11
申请号 CN201110403284.5 申请日期 2011.12.07
申请人 记忆科技(深圳)有限公司 发明人 朱丽娟;莫海锋
分类号 G11C29/42(2006.01)I 主分类号 G11C29/42(2006.01)I
代理机构 北京律诚同业知识产权代理有限公司 11006 代理人 黄韧敏
主权项 一种BCH编码器,具有一码字输入端和编码计算单元,其特征在于,所述编码计算单元包括至少两路求余电路,均用于码字的编码计算,第一求余电路的输入端通过第一开关连接所述码字输入端;第二求余电路的输入端通过第二开关也连接所述码字输入端;所述码字输入端还连接一缓存器,用于缓存所述码字; 当第一码字输入时,所述第一开关和第二开关均闭合,两路求余电路同时工作,所述缓存器将第一码字同步输出; 所述第一码字输入结束后,第二码字到来,将第一求余电路中的余式输出,同时所述第一开关断开,所述第二开关保持闭合,并继续将第二码字输入至所述第二求余电路中,所述缓存器将第二码字同步输出,直至第二码字输入完成,再将所述第二求余电路中的余式输出。 
地址 518000 广东省深圳市南山区蛇口后海大道东角头东南工贸大厦5楼