发明名称 内存装置中的内存访问控制
摘要 本发明公开了内存装置中的内存访问控制。内存装置包含被布置为多个行位格及多个列位格的位格阵列,且具有多个字线及多个读出通道。控制单元被配置为控制对该位格阵列的存取,其中响应于指定内存地址的内存存取请求,该控制单元被配置为激活所选字线且激活多个读出通道,且存取该阵列中储存数据字且由该内存地址寻址的一行位格。该数据字由位于每行位格中的大量位格给定的大量数据位组成。该控制单元进一步被配置为响应掩蔽信号,且在已接收该内存存取请求时对该掩蔽信号断言时,该控制单元被配置为仅激活该所选字线的一部分及多个读出通道的一部分,以使得仅对该数据字的一部分进行存取。
申请公布号 CN104391799A 申请公布日期 2015.03.04
申请号 CN201410400353.0 申请日期 2014.08.14
申请人 ARM有限公司 发明人 西拉姆·斯亚咖依;张耀强;陈旺坤;格斯·杨
分类号 G06F12/02(2006.01)I 主分类号 G06F12/02(2006.01)I
代理机构 北京东方亿思知识产权代理有限责任公司 11258 代理人 李晓冬
主权项 一种内存装置,该内存装置包含:位格阵列,每个位格被配置为储存一数据位,其中该阵列包含多行位格和多列位格;多个字线,其中每行位格具有相关联的字线;多个读出通道,其中每列位格具有相关联的读出通道;以及控制单元,该控制单元被配置为控制对该位格阵列的存取,其中响应指定内存地址的内存存取请求,该控制单元被配置为激活所选字线并且激活所述多个读出通道,并且存取该阵列中储存数据字且由该内存地址寻址的一行位格,其中该数据字由每行位格中的多个位格所给予的多个数据位组成,其中该控制单元进一步被配置为响应一掩蔽信号,并且在该内存存取请求被接收到时该掩蔽信号被断言时,该控制单元被配置为仅激活该所选字线的一部分以及所述多个读出通道的一部分,以使得仅该数据字的一部分被存取。
地址 英国剑桥