发明名称 —种基于FPGA的S模式二次雷达解码器
摘要 本实用新型涉及一种基于FPGA的S模式二次雷达解码器,包括功率相位处理电路,其输入端与接收机的三路中频信号输出端相连,其输出端与脉冲处理电路的输入端相连,脉冲处理电路的输出端分别与S模式解码电路、二次雷达常规模式解码电路的输入端相连,S模式解码电路、二次雷达常规模式解码电路的输出端均与点航迹处理器的输入端相连。本实用新型所有的模块全部在一片可编程门阵列FPGA控制器中完成,充分利用FPGA控制器高速、高性能、并行处理的特点,提高了雷达处理的效率,具有结构紧凑,稳定性高,处理速度快,实现灵活等优点。
申请公布号 CN204177961U 申请公布日期 2015.02.25
申请号 CN201420682250.3 申请日期 2014.11.15
申请人 安徽四创电子股份有限公司 发明人 李朋;徐瑾;王为
分类号 G01S7/02(2006.01)I;G01S13/74(2006.01)I 主分类号 G01S7/02(2006.01)I
代理机构 合肥金安专利事务所 34114 代理人 吴娜
主权项 一种基于FPGA的S模式二次雷达解码器,其特征在于:包括功率相位处理电路(1),其输入端与接收机的三路中频信号输出端相连,其输出端与脉冲处理电路(2)的输入端相连,脉冲处理电路(2)的输出端分别与S模式解码电路(3)、二次雷达常规模式解码电路(4)的输入端相连,S模式解码电路(3)、二次雷达常规模式解码电路(4)的输出端均与点航迹处理器的输入端相连。
地址 230088 安徽省合肥市高新区香樟大道199号