发明名称 一种实现多通道模数转换器同步的方法
摘要 本发明属于雷达射频信号采集技术领域,公开了一种实现多通道模数转换器同步的方法。其包括以下步骤:配置多通道模数转换器工作于多通道测试模式;多通道模数转换器生成数据差分对和随路时钟差分对,将每个通道的数据差分对和随路时钟差分对发送至FPGA芯片;FPGA芯片得出对应的单端时钟信号和单端数据信号;对每个通道单端数据信号的每个数据位配置对应的延时值,根据每个通道单端数据信号的每个数据位配置对应的延时值,将每个通道单端数据信号的每个数据位的信号进行延时处理;对延时处理后的每个通道单端数据信号进行串并转换,得到对应的并行数据;根据每个通道并行数据之间的相位关系,将每个通道并行数据进行相位对齐。
申请公布号 CN104378114A 申请公布日期 2015.02.25
申请号 CN201410571383.8 申请日期 2014.10.23
申请人 西安电子科技大学 发明人 全英汇;王金龙;李亚超;崔俊鹏;姚鑫东;徐瑞
分类号 H03M1/12(2006.01)I 主分类号 H03M1/12(2006.01)I
代理机构 西安睿通知识产权代理事务所(特殊普通合伙) 61218 代理人 惠文轩
主权项 一种实现多通道模数转换器同步的方法,其特征在于,包括以下步骤:步骤1,利用FPGA芯片配置多通道模数转换器,使其工作于多通道测试模式;多通道模数转换器的通道数为N,多通道模数转换器的通道数的N个通道分别表示为第1通道至第N通道;步骤2,多通道模数转换器工作于多通道测试模式时,生成对应的数据差分对和随路时钟差分对,多通道模数转换器将每个通道的数据差分对和每个通道的随路时钟差分对发送至FPGA芯片;FPGA芯片将第i通道的随路时钟差分对转换为第i通道单端时钟信号,i取1至N;FPGA芯片将第i通道的数据差分对转换为第i通道单端数据信号;步骤3,FPGA芯片对第i通道单端数据信号的每个数据位配置对应的延时值,FPGA芯片根据第i通道单端数据信号的每个数据位配置对应的延时值,将第i通道单端数据信号的每个数据位的信号进行延时处理;步骤4,FPGA芯片对延时处理后的第i通道单端数据信号进行串并转换,得到第i通道并行数据;步骤5,FPGA芯片根据每个通道并行数据之间的相位关系,将每个通道并行数据进行相位对齐,得出相位对齐后的并行数据。
地址 710071 陕西省西安市太白南路2号