发明名称 可实现100%BIT覆盖的双通道计算机AIN功能电路
摘要 本发明提供一种可实现100%BIT覆盖的双通道计算机AIN功能电路,对双通道计算机AIN功能电路可以实现100%的BIT检测覆盖率。该双通道计算机AIN功能电路中,对于每个通道,还均设置有激励反馈回路,所述激励反馈回路包括激励信号源产生电路、激励联锁控制逻辑电路、以及串联的第一转换开关和第二转换开关,激励信号产生电路的激励信号输入端与处理器功能电路的数字量数据输出端连接,激励信号产生电路的模拟量激励信号输出端经电阻接至运算放大器正同名端。本发明对机载双通道计算机的AIN功能电路上元件的检测达到了100%的覆盖;其技术思想可以被具有测试覆盖率要求的计算机系统所采用。
申请公布号 CN102855167B 申请公布日期 2015.02.25
申请号 CN201210261425.9 申请日期 2012.07.26
申请人 中国航空工业集团公司第六三一研究所 发明人 王萌;程俊强;马小博;夏德天;董妍;康晓东;林坚
分类号 G06F11/22(2006.01)I 主分类号 G06F11/22(2006.01)I
代理机构 西安智邦专利商标代理有限公司 61211 代理人 陈广民
主权项 可实现100%BIT覆盖的双通道计算机AIN功能电路,每个通道均包括依次连接的模拟量输入转换电路和处理器功能电路,其中,模拟量输入转换电路的最前端是采用运算放大器组成的比例和差电路,其特征在于:对于每个通道,还均设置有激励反馈回路,所述激励反馈回路包括激励信号源产生电路、激励联锁控制逻辑电路、以及串联的第一转换开关和第二转换开关,激励信号产生电路的激励信号输入端与处理器功能电路的数字量数据输出端连接,激励信号产生电路的模拟量激励信号输出端经电阻接至运算放大器正同名端;处理器功能电路设置有BIT测试指令输出端和BIT测试使能信号输出端,用以分别向激励联锁控制逻辑电路输入BIT测试指令和BIT测试使能信号,作为联锁条件,激励联锁控制逻辑电路根据所述联锁条件控制第一转换开关和第二转换开关的状态:双通道计算机AIN功能电路在正常工作时,第二转换开关常开,第一转换开关常闭接通地信号端,使运算放大器正同名端接入地电平,从而断开激励信号产生电路输出的模拟量激励信号;当联锁条件成立时,第二转换开关闭合,第一转换开关接通激励信号产生电路输出的模拟量激励信号,从而将模拟量激励信号引入运算放大器正同名端。
地址 710068 陕西省西安市太白北路156号