发明名称 |
一种多片FPGA程序网络化快速批加载方法 |
摘要 |
本发明涉及一种多片FPGA程序网络化快速批加载方法,包括:首先,控制计算机通过广播呼叫信号,从而获取网络内各ARM的IP地址及MAC地址。然后,控制计算机将多个FPGA加载程序(.bin文件)根据协议广播给网络内的所有ARM节点。网络内的各ARM节点在收到每个数据包后即发送确认包,并将接收到的数据存储在板载ROM的对应地址内。当控制计算机接收到网络内所有ARM节点的确认包后再发送下一个数据包。最后,当网络内各ARM节点接收完所有数据后,再根据本节点所在槽位将ROM对应地址上的数据(即本槽位FPGA加载程序),写入Flash,Flash将会自动将程序加载至FPGA。这样即可实现快速批量的对多个FPGA加载程序进行打包网络加载。 |
申请公布号 |
CN104360886A |
申请公布日期 |
2015.02.18 |
申请号 |
CN201410705542.9 |
申请日期 |
2014.11.27 |
申请人 |
中国船舶重工集团公司第七二四研究所 |
发明人 |
申辰;黄镠;张晗 |
分类号 |
G06F9/445(2006.01)I;G06F15/76(2006.01)I |
主分类号 |
G06F9/445(2006.01)I |
代理机构 |
|
代理人 |
|
主权项 |
一种多片FPGA程序网络化快速批加载方法,其特征在于:控制计算机通过网络同时对多片FPGA板卡同时进行程序加载;控制计算机先将FPGA加载程序bin文件,按照每个程序所对应的槽位号,即需加载该程序的板卡的位置号进行分块打包,再根据既定的协议广播发送给网络内的所有FPGA板卡上的ARM节点;网络内的各ARM节点在收到每个数据包后即向控制计算机回复确认包,并将接收到的数据存储在本FPGA板卡上ROM的对应地址内;当控制计算机接收到网络内所有ARM节点回复的确认包后再继续发送下一个数据包;一旦网络内各ARM节点接收完所有数据后,ARM会根据板卡对应的槽位号读取ROM上相应的FPGA程序,将其写入Flash,Flash将会自动将程序加载至FPGA;当板卡的槽位发生改变时,ARM会自动根据新槽位号从ROM中读取相应的FPGA程序,写入Flash,Flash再自动将程序加载至FPGA。 |
地址 |
210003 江苏省南京市中山北路346号 |