发明名称 用于判断序列数中是否存在多于1个1的电路装置
摘要 本发明涉及一种用于判断序列数中是否存在多于1个1的电路装置,包括第一模块、第二模块、第三模块,所述的第一模块的输出与第二模块的输入连接,所述的第二模块的输出与第三模块的输入连接;所述的第一模块将输入的序列数进行分组,将序列数中设定个数的数分成一组,每组产生一个两位信号并将这两位信号传输第二模块;所述的第二模块将第一模块的每组输出两位信号进行分组,每组个数与第一模块相同,每组产生一个两位信号并将这两位信号传输个第三模块;所述的第三模块根据输入的信号进行逻辑判断是否存在多于1个“1”。与现有技术相比,本发明具有可配置、判断速度快、面积小等优点。
申请公布号 CN102566962B 申请公布日期 2015.02.18
申请号 CN201010609947.4 申请日期 2010.12.23
申请人 同济大学 发明人 任浩琪;熊振亚;林正浩
分类号 G06F7/02(2006.01)I 主分类号 G06F7/02(2006.01)I
代理机构 上海科盛知识产权代理有限公司 31225 代理人 赵继明
主权项 一种用于判断序列数中是否存在多于1个1的电路装置,其特征在于,包括第一模块、第二模块、第三模块,所述的第一模块的输出与第二模块的输入连接,所述的第二模块的输出与第三模块的输入连接;所述的第一模块将输入的序列数进行分组,将序列数中设定个数的数分成一组,每组产生一个两位信号并将这两位信号传输第二模块;所述的第二模块将第一模块的每组输出两位信号进行分组,每组个数与第一模块相同,每组产生一个两位信号并将这两位信号传输个第三模块;所述的第三模块根据输入的信号进行逻辑判断是否存在多于1个‘1’;所述的第一模块包括四个输入端口、二个输出端口、四个与非门电路、四个或非门电路,所述的四个输入端口为一A、一B、一C、一D,所述的二个输出端口为一X、一Y,所述的四个与非门电路和四个或非门电路组成的逻辑关系如下:一X=一A+一B+一C+一D一Y=(一A+一B)·(一C+一D)+一A一B+一C一D;所述的第二模块包括包括四个输入端口、二个输出端口、二个与非门电路、一个或非门电路、一个非门电路,所述的四个输入端口为二A、二B、二C、二D,所述的二个输出端口为二X、二Y,所述的二个与非门电路、一个或非门电路、一个非门电路组成的逻辑关系如下:二X=二A二C二Y=二A二C+二B+二D;所述的第三模块包括包括四个输入端口、一个输出端口、二个与非门电路、一个或非门电路,所述的四个输入端口为三A、三B、三C、三D,所述的一个输出端口为三Y,所述的二个与非门电路、一个或非门电路组成的逻辑关系如下:三Y=三A三B+三C+三D。
地址 200092 上海市杨浦区四平路1239号