发明名称 一种用于串行通信设备波特率容限测试的信号发生装置
摘要 一种用于串行通信设备波特率容限测试的信号发生装置,属于波特率容限测试领域。本发明是解决了现有弹上机测试系统无法对通信设备的串行通讯接口容限进行测试的问题,本发明所述的上位机控制器的控制信号输出端与FPGA处理模块的控制信号输入端连接,上位机控制器的数据信号输入输出端与FPGA处理模块的第一数据信号输入输出端连接,晶振的频率信号输出端与FPGA处理模块的时钟信号输入端连接,FPGA处理模块的第二数据信号输入输出端同时与N个光耦隔离器的第一信号输入输出端连接,N个光耦隔离器的第二信号输入输出端分别与N个可编程多协议收发器的第一信号输入输出端连接;本发明主要用于对串行通信设备的通讯接口容限进行测试。
申请公布号 CN103457684B 申请公布日期 2015.02.11
申请号 CN201310459573.6 申请日期 2013.09.29
申请人 哈尔滨工业大学 发明人 杨智明;乔立岩;方旭;俞洋;薛晨龙;彭喜元
分类号 H04B17/30(2015.01)I 主分类号 H04B17/30(2015.01)I
代理机构 哈尔滨市松花江专利商标事务所 23109 代理人 张利明
主权项 一种用于串行通信设备波特率容限测试的信号发生装置,其特征在于,它包括上位机控制器(1)、FPGA处理模块(2)、晶振(3)、N个光耦隔离器(4)和N个可编程多协议收发器(5);所述的上位机控制器(1)的控制信号输出端通过PCI总线与FPGA处理模块(2)的控制信号输入端连接,所述的上位机控制器(1)的数据信号输入输出端通过PCI总线与FPGA处理模块(2)的第一数据信号输入输出端连接,所述的晶振(3)的频率信号输出端与FPGA处理模块(2)的时钟信号输入端连接,所述的FPGA处理模块(2)的第二数据信号输入输出端同时与N个光耦隔离器(4)的第一信号输入输出端连接,所述的N个光耦隔离器(4)的第二信号输入输出端分别与N个可编程多协议收发器(5)的第一信号输入输出端连接;所述的N为小于或等于8的正整数,所述的FPGA处理模块(2)包括PCI总线控制器(6)、地址译码模块(7)、时钟源模块(8)、高速串口控制模块(9)、曼彻斯特编码模块(10)和寄存器(11);所述的上位机控制器(1)的控制信号输出端与PCI总线控制器(6)的信号输入端连接,所述的上位机控制器(1)的数据信号输入输出端与PCI总线控制器(6)的第一数据信号输入输出端连接,所述的PCI总线控制器(6)的控制信号输出端、第二数据信号输入输出端和地址信号输出端分别与地址译码模块(7)的控制信号输入端、数据信号输入输出端和地址信号输入端连接,所述的地址译码模块(7)的地址信号输出端和数据信号输出端分别与寄存器(11)的地址信号输入端和数据信号输入端连接,所述的地址译码模块(7)的控制信号输出端同时与时钟源模块(8)的控制信号输入端、高速串口控制模块(9)的控制信号输入端、曼彻斯特编码模块(10)的第一控制信号输入端和寄存器(11)的第一控制信号输入端连接,所述的地址译码模块(7)的数据信号输入端与寄存器(11)的数据信号输出端连接,所述的寄存器(11)的频率信号输入端同时与晶振(3)的频率信号输出端和时钟源模块(8)的时钟信号输入端连接,所述的时钟源模块(8)的时钟源信号输出端同时与高速串口控制模块(9)的时钟源信号输入端、曼彻斯特编码模块(10)的时钟源信号输入端和寄存器(11)的时钟源信号输入端连接,所述的高速串口控制模块(9)的信号输出端与曼彻斯特编码模块(10)的第二控制信号输入端连接,所述的曼彻斯特编码模块(10)的控制信号输出端与寄存器(11)的第二控制信号输入端连接,所述的曼彻斯特编码模块(10)的第一数据信号输入输出端与寄存器(11)的数据信号输入输出端连接,所述的曼彻斯特编码模块(10)的第二数据信号输入输出端同时与N个光耦隔离器(4)的第一信号输入输出端连接,所述的时钟源模块(8)的时钟信号输入端为FPGA处理模块(2)的时钟信号输入端,所述的曼彻斯特编码模块(10)的第二数据信号输入输出端为FPGA处理模块(2)的第二数据信号输入输出端,所述的PCI总线控制器(6)的信号输入端为FPGA处理模块(2)的控制信号输入端,所述的PCI总线控制器(6)的第一数据信号输入输出端为FPGA处理模块(2)的第一数据信号输入输出端。
地址 150001 黑龙江省哈尔滨市南岗区西大直街92号