发明名称 基于四二值时钟的QBC20电路
摘要 本发明创造了一种把QC转换为BC20的电路,该电路由三个阈0.5的NMOS管、一个阈1.5的NMOS管、两个阈2.5的NMOS管、两个阈-0.5的PMOS管和两个阈-1.5的PMOS管组成;本发明的价值在于:该转换电路在确保QC有用信息不丢失的前提下,将QC信号转换为易于识别和使用的BC20信号;这样一方面可以使用QC信号驱动基于BC20信号的数字电路,另一方面解决了QC与BC20间的兼容问题;另外,由于该转换电路把识别难度大的QC转换为了易识别的BC20,所以可采用该转换电路和简单的BC20识别电路来组成QC的识别电路,这样可降低QC应用电路的复杂度,进而有助于QC的推广应用。
申请公布号 CN104333370A 申请公布日期 2015.02.04
申请号 CN201410648118.5 申请日期 2014.11.14
申请人 浙江工商大学 发明人 郎燕峰
分类号 H03K19/0948(2006.01)I 主分类号 H03K19/0948(2006.01)I
代理机构 代理人
主权项 一种将四值时钟转换为二值时钟的CMOS电路,它有一个四值时钟输入端(QC)和一个二值时钟输出端(BC),该电路的特征在于:它包括三个阈0.5的NMOS管(N1、N2和N3)、一个阈1.5的NMOS管(N6)、两个阈2.5的NMOS管(N4和N5)、两个阈‑0.5的PMOS管(P2和P3)和两个阈‑1.5的PMOS管(P1和P4),所述MOS管P1、N2、N4、P3、N5、P4和N6的栅极与电路输入端(QC)相接,MOS管P3和P4的源极与电平逻辑值3的电压源相接,N3、N4、N5和N6的源极与电源地相接,N1和P1的源极与电平逻辑值2的电压源相接,P3和N5的漏极与N1的栅极相接,N2的源极与N3的漏极相接,N1的漏极与P2的源极相接,P4和N6的漏极与P2和N3的栅极相接,P1、P2、N2和N4的漏极相接作为电路的输出端(BC);其功能是把一个周期内电平逻辑值切换次序为0→1→2→3→2→1→0的四值时钟转换为一个周期内电平逻辑值切换次序为2→0→2的二值时钟输出。
地址 310012 浙江省杭州市西湖区教工路149号