发明名称 一种小分频系数的多相多模分频电路
摘要 本发明公开了一种小分频系数的多相多模分频电路,包括两个控制端和四个D触发器,其中,第三个D触发器D3的输出信号和第四个D触发器D4的输出信号的“与非”逻辑信号作为第一个D触发器D1的D端的输入信号;第一个控制端的控制信号和所述第三个D触发器D3的输出信号的“与非”逻辑信号与所述第一个D触发器D1的输出信号的“与”逻辑信号作为第二个D触发器D2的D端的输入信号;所述第二个D触发器D2的输出信号作为所述第三个D触发器D3的D端的输入信号;所述第三个D触发器D3的输出信号的“非”逻辑信号和第二个控制端的控制信号的“与非”逻辑信号作为所述第四个D触发器D4的D端的输入信号;所述第一个D触发器D1的输出信号作为所述多相多模分频电路的输出信号。
申请公布号 CN102427363B 申请公布日期 2015.02.04
申请号 CN201110440805.4 申请日期 2011.12.23
申请人 上海贝岭股份有限公司 发明人 覃正才
分类号 H03K23/66(2006.01)I 主分类号 H03K23/66(2006.01)I
代理机构 北京金信知识产权代理有限公司 11225 代理人 黄威;张彬
主权项 一种小分频系数的多相多模分频电路,其特征在于,所述多相多模分频电路包括两个控制端和四个D触发器,其中,第三个D触发器D3的输出信号和第四个D触发器D4的输出信号的“与非”逻辑信号作为第一个D触发器D1的D端的输入信号;第一个控制端的控制信号和所述第三个D触发器D3的输出信号的“与非”逻辑信号与所述第一个D触发器D1的输出信号的“与”逻辑信号作为第二个D触发器D2的D端的输入信号;所述第二个D触发器D2的输出信号作为所述第三个D触发器D3的D端的输入信号;所述第三个D触发器D3的输出信号的“非”逻辑信号和第二个控制端的控制信号的“与非”逻辑信号作为所述第四个D触发器D4的D端的输入信号;所述第一个D触发器D1的输出信号作为所述多相多模分频电路的输出信号。
地址 200233 上海市徐汇区宜山路810号