发明名称 一种基于FPGA的微小型CCD图像采集与处理系统
摘要 本发明公开了一种基于FPGA的微小型CCD图像采集与处理系统,包括CCD传感器、A/D转换模块、FPGA控制模块、图像储存模块、视频编码模块、DSP模块、监视器以及电源模块;所述的FPGA控制模块利用内部的图像处理单元对输入的数字视频信号进行实时图像处理,并将处理后的视频数据按照标准数字视频格式输出;所述的视频编码单元接收FPGA输出的数字视频信号,并输出标准制式的电视信号;所述的两块SDRAM用于视频数据的缓存,该基于FPGA的微小型CCD图像采集与处理系统结构简单、具备数字视频输出功能,提高了图像采集与处理模块的通用性,并在系统设计中加入视频编码芯片,提供模拟视频输出功能。
申请公布号 CN104333681A 申请公布日期 2015.02.04
申请号 CN201410399456.X 申请日期 2014.08.15
申请人 徐云鹏 发明人 徐云鹏
分类号 H04N5/225(2006.01)I;H04N5/372(2011.01)I;H04N5/357(2011.01)I;H04N5/91(2006.01)I 主分类号 H04N5/225(2006.01)I
代理机构 代理人
主权项 一种基于FPGA的微小型CCD图像采集与处理系统,其特征在于,包括CCD传感器、A/D转换模块、FPGA控制模块、图像储存模块、视频编码模块、DSP模块、监视器以及电源模块;所述的CCD传感器与A/D转换模块和FPGA控制模块相连,在FPGA控制模块提供的时序驱动下,完成图像的采集以及模拟视频信号的输出;所述A/D转换模块与FPGA控制模块相连,A/D转换模块对输入的模拟视频信号进行放大、抑制干扰、去噪声以及数模转换,输出带外行场同步的数字视频信号给FPGA控制模块;所述的视频编码模块与FPGA控制模块相连,视频编码模块接收FPGA控制模块输出的数字视频信号,并输出标准制式的电视信号;所述的图像储存模块与FPGA控制模块相连,用于视频数据的缓存;所述的监视器与视频编码单元相连;所述的DSP单元与FPGA控制模块相连,系统利用DSP进行视频信号的数据缓冲和图像处理;所述的电源模块为系统各模块工作提供稳定电压。
地址 330096 江西省南昌市高新区创新一路昌大瑞丰717室