发明名称 在终端通信设备初始化中保持输入输出端状态稳定的电路
摘要 一种在终端通信设备初始化中保持输入输出端状态稳定的电路,用于具有GPIO模块的终端通信设备,该电路的输入端电性连接终端通信设备中的GPIO模块,输出端电性连接可控器件,该电路中的锁存器具有连接GPIO模块第二输入/输出信号的锁存使能端,连接GPIO模块第一输入/输出信号的控制端,输出信号给可控器件的输出端,第一下拉电阻串联锁存器的锁存使能端,在终端通信设备初始化过程中,将锁存使能端下拉为低电平,使锁存器执行锁存功能。本发明在终端通信设备升级后的初始化过程中,将终端通信设备的输入输出端的状态保持在升级前的状态不改变,不影响可控器件的状态,电路设计简单可靠,器件成本低,实现稳定性高,占用印刷电路板的面积小,功耗极低。
申请公布号 CN104298640A 申请公布日期 2015.01.21
申请号 CN201410533480.8 申请日期 2014.10.11
申请人 上海斐讯数据通信技术有限公司 发明人 裴志刚;张艺阳
分类号 G06F13/40(2006.01)I;G06F9/445(2006.01)I 主分类号 G06F13/40(2006.01)I
代理机构 上海信好专利代理事务所(普通合伙) 31249 代理人 张妍;张静洁
主权项 一种在终端通信设备初始化中保持输入输出端状态稳定的电路,其特征在于,该电路用于具有GPIO模块的终端通信设备,该电路的输入端电性连接所述的终端通信设备中的GPIO模块,该电路的输出端电性连接终端通信设备中的可控器件;所述的保持输入输出端状态稳定的电路包含锁存器(U1)和电性连接该锁存器(U1)的第一下拉电阻(R1);所述的锁存器(U1)具有:锁存使能端(LE),其接收所述的GPIO模块的第二输入/输出信号(CPU_GPIO2);控制端(D),其接收所述的GPIO模块的第一输入/输出信号(CPU_GPIO1);输出端(Q),其电性连接所述的可控器件,该输出端(Q)输出信号(SWITCH_CTL_OUT)给可控器件;当锁存使能端(LE)为高电平时,锁存器(U1)处于解锁状态,输出端(Q)的输出随着控制端(D)的变化而变化,当锁存使能端(LE)为低电平时,锁存器(U1)处于锁存状态,输出端(Q)的输出保持原始状态不变;所述的第一下拉电阻(R1)的一端电性连接锁存器(U1)的锁存使能端(LE),第一下拉电阻(R1)的另一端接地,在终端通信设备初始化过程中,第一下拉电阻(R1)将连接第二输入/输出信号(CPU_GPIO2)的锁存使能端(LE)下拉为低电平,使锁存器(U1)执行锁存功能,使输出端(Q)输出的输出信号(SWITCH_CTL_OUT)保持原始状态不变。
地址 201620 上海市松江区思贤路3666号