发明名称 一种高频延迟锁相环
摘要 本实用新型一种高频延迟锁相环,包括依次串联设置的DLL电路和DCC电路,以及脉冲产生电路;输入时钟经脉冲产生电路接入到DLL电路的输入端;脉冲产生电路用于产生一个固定脉冲宽度的时钟,固定脉冲宽度不小于DLL电路要求的最小脉冲宽度。通过设置的脉冲产生电路将输入时钟的脉冲宽度调整固定为一个固定的宽度,使其在传输过程中有足够的脉冲宽度,不会因失真造成信号的消失,保证了时钟信号在DLL和DCC延迟链中传输时不丢失。同时由于仅仅是改变了脉冲信号的宽度,而对周期和相位没有进行改变,从而避免了对信号干扰和破坏,在提高了传送质量的同时,保证了信号传输的稳定和可靠性,适用范围广。
申请公布号 CN204119209U 申请公布日期 2015.01.21
申请号 CN201420575546.5 申请日期 2014.09.30
申请人 山东华芯半导体有限公司 发明人 亚历山大
分类号 H03L7/08(2006.01)I 主分类号 H03L7/08(2006.01)I
代理机构 西安西交通盛知识产权代理有限责任公司 61217 代理人 黄瑞华
主权项 一种高频延迟锁相环,其特征在于,包括依次串联设置的DLL电路和DCC电路,以及脉冲产生电路;输入时钟经脉冲产生电路接入到DLL电路的输入端;脉冲产生电路用于产生一个固定脉冲宽度的时钟,固定脉冲宽度不小于DLL电路要求的最小脉冲宽度。
地址 250101 山东省济南市高新区新泺大街1768号齐鲁软件园大厦B座二层