发明名称 一种具有二输入或逻辑功能的忆阻逻辑电路
摘要 本实用新型一种具有二输入或逻辑功能的忆阻逻辑电路,由三个忆阻器件构成;结合多个CMOS(Complementary Metal-Oxide-Semiconductor)开关,以保证忆阻之间的独立工作。通过四个输入in2、in3、in4和in5分别受四个不同的v<sub>2</sub>、v<sub>3</sub>、v<sub>4</sub>和v<sub>1</sub>驱动四个时序电压,具有二输入或逻辑功能的忆阻逻辑电路能够以流水方式工作;忆阻逻辑电路可以有效地实现二输入或逻辑功能。
申请公布号 CN204103895U 申请公布日期 2015.01.14
申请号 CN201420551766.4 申请日期 2014.09.24
申请人 嘉兴学院;谢东福 发明人 张黎莎;谢东福
分类号 H03K19/20(2006.01)I 主分类号 H03K19/20(2006.01)I
代理机构 代理人
主权项 一种具有二输入或逻辑功能的忆阻逻辑电路,其特征在于它由第一CMOS(Complementary Metal‑Oxide‑Semiconductor)开关(1),第一忆阻(2),第二CMOS开关(3),第三CMOS开关(4),第一电阻(5),第一地端(6),第二电阻(7),第二忆阻(8)、第四CMOS开关(9)、第三忆阻(10)、第三电阻(11)和第五CMOS开关(12)组成;第一CMOS开关(1)的输入端,作为具有二输入或逻辑功能的忆阻逻辑电路输入in1;第三CMOS开关(4)的输入端,作为具有二输入或逻辑功能的忆阻逻辑电路输入in6;第一CMOS开关(1)的控制端、第三CMOS开关(4)和第五CMOS开关(12)的控制端相连,作为具有二输入或逻辑功能的忆阻逻辑电路输入in2;第一忆阻(2)的正极和第二忆阻(8)的正极相连,作为具有二输入或逻辑功能的忆阻逻辑电路输入in3;第二CMOS开关(3)的控制端和第四CMOS开关(9)的控制端相连,作为具有二输入或逻辑功能的忆阻逻辑电路输入in4;第一电阻(5)的输出端、第二电阻(7)的输出端和第三电阻(11)的输出端接到第一地端(6);第一CMOS开关(1)的输出端、第二CMOS开关(3)的输入端、第一忆阻(2)的负极和第一电阻(5)的输入端相连;第三CMOS开关(4)的输出端、第四CMOS开关(9)的输入端、第二忆阻(8)的负极和第二电阻(7)的输入端相连;第二CMOS开关(3)的输出端、第四CMOS开关(9)的输出端、第三忆阻(10)的正极、第三电阻(11)的输入端和第五CMOS开关(12)的输入端相连;第三忆阻(10)的负极,作为具有二输入或逻辑功能的忆阻逻辑电路输入in5;第五CMOS开关(12)的输出端,作为具有二输入或逻辑功能的忆阻逻辑电路的输出out1。 
地址 314000 浙江省嘉兴市南湖区越秀南路56号