发明名称 一种快闪存储器
摘要 本实用新型公开了一种快闪存储器,该快闪存储器包括:所述编程控制电路的第一输入端与所述编程监控电路的第一输出端连接、第二输入端与所述闪存阵列的第一输出端连接、第一输出端与所述编程监控电路的第一输入端连接、第二输出端与所述闪存阵列的第一输入端连接;所述编程监控电路的第二输出端与所述电压调节电路的第一输入端连接、第二输入端与所述电压调节电路的第一输出端连接;所述电压调节电路的第二输出端与所述闪存阵列的第二输入端连接,所述编程监控电路包括数据读取电路、比较电路、调节电路和控制电路。本实用新型在编程效率衰退时可及时调整、缩短编程时间、提高编程效率,能够持续保持高性能的编程能力,延长使用寿命。
申请公布号 CN204102574U 申请公布日期 2015.01.14
申请号 CN201420561789.3 申请日期 2014.09.26
申请人 北京兆易创新科技股份有限公司 发明人 张赛;胡洪;张建军;付永庆
分类号 G11C16/02(2006.01)I;G11C16/06(2006.01)I 主分类号 G11C16/02(2006.01)I
代理机构 北京品源专利代理有限公司 11332 代理人 胡彬;邓猛烈
主权项 一种快闪存储器,其特征在于,包括:编程控制电路、编程监控电路、电压调节电路和闪存阵列;所述编程控制电路的第一输入端与所述编程监控电路的第一输出端连接、第二输入端与所述闪存阵列的第一输出端连接、第一输出端与所述编程监控电路的第一输入端连接、第二输出端与所述闪存阵列的第一输入端连接;所述编程监控电路的第二输出端与所述电压调节电路的第一输入端连接、第二输入端与所述电压调节电路的第一输出端连接;所述电压调节电路的第二输出端与所述闪存阵列的第二输入端连接;所述编程监控电路包括:数据读取电路、比较电路、调节电路和控制电路,其中,所述数据读取电路的第一输入端与所述编程控制电路的第一输出端连接、第二输入端与所述电压调节电路的第一输出端连接、第一输出端与所述比较电路的输入端连接,所述比较电路的输出端与所述调节电路的第一输入端连接,所述调节电路的输出端与所述控制电路的输入端连接,所述控制电路的第一输出端与所述编程控制电路的第一输入端连接、第二输出端与所述电压调节电路的第一输入端连接;所述数据读取电路,用于读取所述闪存阵列中第一存储单元的所述编程性能参数;所述比较电路,用于比较所述第一存储单元的编程性能参数是否超过预设阈值;所述调节电路,用于当所述第一存储单元的编程性能参数超过预设阈值时,对目标存储单元的所述第一编程配置参数进行调节,以形成所述第二编程配置参数,所述目标存储单元包括所述第一存储单元和所述第一存储单元所在的闪存区块中的其余存储单元,所述闪存阵列包括至少一个闪存区块;所述控制电路,用于向所述编程控制电路和/或所述电压调节电路输出所述第二编程配置参数。
地址 100083 北京市海淀区学院路30号科大天工大厦A座12层