发明名称 一种锁定系统及方法
摘要 本发明公开了一种锁定系统及方法,涉及通信领域。本发明系统包括数字鉴相及转换单元、数字环路滤波单元和数字压控振荡单元,其中:数字鉴相及转换单元,将经过分频的外部标准源输入信号F<sub>i</sub>和本地的恒温晶体振荡器的反馈输出信号F<sub>0</sub>进行鉴相及转换处理,生成时钟信号clk和用于表示信号F<sub>i</sub>和信号F<sub>0</sub>之间的频率大小关系的信号sign;数字环路滤波单元,将信号clk和信号sign进行滤波处理,生成用于表示信号F<sub>0</sub>的频率大于信号F<sub>i</sub>的频率的信号ahead和用于表示信号F<sub>0</sub>的频率小于信号F<sub>i</sub>的频率的信号lag;数字压控振荡单元,将信号ahead和信号lag进行压控振荡处理,实现信号F<sub>0</sub>与信号F<sub>i</sub>的锁定。本发明技术方案实现了快速高精度的锁定。
申请公布号 CN101694998B 申请公布日期 2014.12.31
申请号 CN200910207117.6 申请日期 2009.10.23
申请人 中兴通讯股份有限公司 发明人 刘永波;张宏伟;李健;张朝利;樊亮;刘朕;贾玉涛
分类号 H03L7/085(2006.01)I 主分类号 H03L7/085(2006.01)I
代理机构 北京安信方达知识产权代理有限公司 11262 代理人 解婷婷;龙洪
主权项 一种锁定系统,其特征在于,包括依次连接的数字鉴相及转换单元、数字环路滤波单元以及数字压控振荡单元,其中: 所述数字鉴相及转换单元,用于将经过分频的外部标准源输入信号F<sub>i</sub>和本地的恒温晶体振荡器的反馈输出信号F<sub>0</sub>进行鉴相及转换处理,以生成时钟信号clk以及用于表示所述信号F<sub>i</sub>和信号F<sub>0</sub>之间的频率大小关系的信号sign; 所述数字环路滤波单元,用于将所述信号clk和信号sign进行滤波处理,生成用于表示信号F<sub>0</sub>的频率小于信号F<sub>i</sub>的频率的信号ahead和用于表示信号F<sub>0</sub>的频率大于信号F<sub>i</sub>的频率的信号lag; 所述数字压控振荡单元,用于将滤波处理后生成的信号ahead和信号lag进行压控振荡处理,以实现所述信号F<sub>0</sub>与所述信号F<sub>i</sub>的锁定; 所述数字鉴相及转换单元,进一步包括数字参差鉴相器和转换模块,其中: 所述数字参差鉴相器,用于对所述信号F<sub>i</sub>和信号F<sub>0</sub>进行鉴相处理,生成用于表示所述信号F<sub>i</sub>和信号F<sub>0</sub>之间的相位关系的脉冲信号error; 所述转换模块,用于根据计数信号count计算所述脉冲信号error的脉宽,生成所述信号F<sub>i</sub>和信号F<sub>0</sub>之间的频率大小关系的信号sign,以及表示相邻脉宽是否相等的信号equ_nequ,再将所述信号equ_nequ与所述信号F<sub>i</sub>进行与处理,生成时钟信号clk; 其中,所述计数信号count采用时间间隔计算方式实现,所述信号sign通过所述脉冲信号error中相邻脉宽的大小关系以表示所述信号F<sub>i</sub>和信号F<sub>0</sub>之间的频率大小关系。 
地址 518057 广东省深圳市南山区高新技术产业园科技南路中兴通讯大厦法务部