发明名称 通用异步FIFO模块存储方法
摘要 通用异步FIFO模块存储方法,涉及通用异步FIFO模块存储方法。它为了解决解决现有异步FIFO模块存在对于D锁存器存储结构FIFO的IP核不能够使用问题。本发明通过输入信号给FIFO模块实现复位,当清零信号为高,在任意写信号或读信号上升沿到来时,根据写地址和读地址的关系判断双口RAM是否将要写满或读空,并据此置位标志位flag,当清零信号为高时判断FIFO模块的写使能位是否为高,若是则返回程序顶部,若否则向RAM写入当前数据返回程序顶部;当清零信号为高时判断FIFO模块的读使能位是否为高,若是则返回程序顶部;若否则从RAM向外读当前数据返回程序顶部。本发明适用于电子领域。
申请公布号 CN102866874B 申请公布日期 2014.12.24
申请号 CN201210312561.6 申请日期 2012.08.29
申请人 哈尔滨工业大学 发明人 吴志兵;孙光辉;于金泳;孙义勇;任雨;周世亮;卢秋刚
分类号 G06F5/06(2006.01)I 主分类号 G06F5/06(2006.01)I
代理机构 哈尔滨市松花江专利商标事务所 23109 代理人 牟永林
主权项 通用异步FIFO模块存储方法,其特征在于:它包括下述步骤:步骤一、通过输入信号给FIFO模块实现复位,用于将FIFO模块的地址位和状态位初始化,执行步骤二;步骤二、判断FIFO模块的清零信号是否为低,判断为是,执行步骤一;判断为否,执行步骤三;步骤三、判断FIFO模块的输入信号是否为读信号,判断为是,执行步骤四;判断为否,执行步骤五;步骤四、判断所述读信号上升沿是否到来,判断为是,同时执行步骤十二和步骤六;判断为否,执行步骤二;步骤五、判断FIFO模块的写信号上升沿是否到来,判断为是,同时执行步骤十和步骤六;判断为否,执行步骤二;步骤六、判断读地址是否等于写地址加1,判断为是,执行步骤七;判断为否,执行步骤八;步骤七、将RAM状态辅助标志位flag置1,执行步骤二;步骤八、判断写地址是否等于读地址加1,判断为是,执行步骤九;判断为否,执行步骤二;步骤九、将RAM状态辅助标志位flag置0,执行步骤二;步骤十、判断FIFO模块的写使能位是否为高,判断为是,执行步骤二;判断为否,执行步骤十一;步骤十一、向RAM写入当前数据,返回执行步骤二;步骤十二、判断FIFO模块的读使能位是否为高,判断为是,执行步骤二;判断为否,执行步骤十三;步骤十三、从RAM向外读当前数据,返回执行步骤二。
地址 150001 黑龙江省哈尔滨市南岗区西大直街92号