发明名称 CPU的总线测试装置及其方法
摘要 本发明之一种CPU的总线测试装置及其方法,所述测试装置与一CPU模块连接,该CPU模块与一内存模块连接。所述CPU模块包含多个CPU,而该多个CPU又分别包含一一级缓存,该多个CPU分别通过多条QPI总线与其他CPU的一级缓存连接,所述内存模块包含多个内存,所述总线测试装置包含一读取控制模块、一写入控制模块以及一数据刷新模块,该测试装置通过控制多个CPU之间的相互读取和写入操作测试出每条QPI总线的访问速度,为服务器产品的合格性判断提供依据。本发明还提供了一种CPU的总线测试方法。
申请公布号 CN104239173A 申请公布日期 2014.12.24
申请号 CN201310222082.X 申请日期 2013.06.06
申请人 鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司 发明人 王光建
分类号 G06F11/26(2006.01)I 主分类号 G06F11/26(2006.01)I
代理机构 代理人
主权项 一种CPU的总线测试装置,所述总线测试装置与一CPU模块相连,该CPU模块与一内存模块连接,该CPU模块中设置多个CPU,该多个CPU通过多条QPI总线连接,其特征在于,该总线测试装置包括:一读取控制模块,用于向所述CPU模块中的CPU发送读取操作指令,并计算读取速度;一写入控制模块,用于向所述CPU模块中的CPU发送写入操作指令,并计算写入速度;以及一数据刷新模块,用于在所述CPU模块中的CPU完成读取或者写入操作后清空对应一级缓存中的数据。
地址 518109 广东省深圳市宝安区龙华镇油松第十工业区东环二路2号