发明名称 |
非易失性存储设备以及含有此设备的存储系统 |
摘要 |
一种非易失性存储设备,包括:单元阵列,含有被排列在字线和位线的交叉点上的存储单元;地址译码器,被配置为根据地址选择一个字线;写电路,被配置为将编程数据写入与所选择字线相连的存储单元;以及控制电路,被配置为控制地址译码器和写电路,以便在写操作期间顺序地执行多个条带编程(写)操作,其中,所述控制电路进一步被配置为在每个条带写操作期间选择下一个条带写操作的最优写条件。将多个可利用的写条件作为微调信息存储在多个寄存器中。所述控制电路选择存储有信息的所述寄存器,以便在最优写条件下进行编程。 |
申请公布号 |
CN101814319B |
申请公布日期 |
2014.12.17 |
申请号 |
CN201010109501.5 |
申请日期 |
2010.02.03 |
申请人 |
三星电子株式会社 |
发明人 |
金寿翰;金大汉 |
分类号 |
G11C16/02(2006.01)I;G11C16/06(2006.01)I;G11C16/08(2006.01)I |
主分类号 |
G11C16/02(2006.01)I |
代理机构 |
北京市柳沈律师事务所 11105 |
代理人 |
钱大勇 |
主权项 |
一种非易失性存储设备,包括:单元阵列,含有被排列在字线和位线交叉点上的存储单元;地址译码器,被配置为根据地址选择字线之一;写电路,被配置为将编程数据写入与所选择字线相连的存储单元;以及控制电路,被配置为控制地址译码器和写电路以便在写操作期间顺序地执行多个条带写操作;其中,所述控制电路进一步被配置为在每个写操作期间选择下一个条带写操作的写条件,其中,根据所存储的用于控制写条件的微调信息来执行多个条带写操作的每一个操作,其中,所述控制电路包括:微调块,包含多个条带寄存器,每个条带寄存器存储微调信息;以及选择器,被配置为为条带写操作选择存储所述微调信息的微调块的多个条带寄存器中的一个,其中,根据验证操作的结果来选择存储微调信息的条带寄存器。 |
地址 |
韩国京畿道 |