发明名称 |
一种DSP芯片连续读取两片A/D芯片数据的电路 |
摘要 |
本实用新型公开了一种DSP芯片连续读取两片A/D芯片数据的电路,包括CPU,所述CPU连接有DSP芯片,所述DSP芯片连接有第一A/D转换器和第二A/D转换器;还包括片选信号自动转换电路。本实用新型通过以计数器为主的硬件电路实现当DSP芯片连续读取两片A/D芯片数据时,完成两片A/D芯片片选信号的自动更换,因此本实用新型在进行AD读取的时候不再需要CPU参与更换读取的芯片片选信号,通过dMAX技术,可以一次性读取足够的数据后再进行处理,极大地提高了CPU的利用率和整机的工作效率。本实用新型可广泛应用于DSP芯片连续读取两片A/D芯片数据的电路领域。 |
申请公布号 |
CN204028891U |
申请公布日期 |
2014.12.17 |
申请号 |
CN201420429052.6 |
申请日期 |
2014.07.31 |
申请人 |
深圳市惠立智能电力科技有限公司 |
发明人 |
杨文耀 |
分类号 |
G06F9/38(2006.01)I;G06F13/10(2006.01)I |
主分类号 |
G06F9/38(2006.01)I |
代理机构 |
广州嘉权专利商标事务所有限公司 44205 |
代理人 |
唐致明 |
主权项 |
一种DSP芯片连续读取两片A/D芯片数据的电路,包括CPU,所述CPU连接有DSP芯片,所述DSP芯片连接有第一A/D转换器(U1)和第二A/D转换器(U2);其特征在于:还包括片选信号自动转换电路(1);所述片选信号自动转换电路(1)包括第一或门(D1)、第二或门(D2)、非门(D3)、计数器(T1)、非反相缓冲器(T2)以及电阻(R);第一或门(D1)的输出端连接到第一A/D转换器(U1)的片选信号输入引脚;第二或门(D2)的输出端连接到第二A/D转换器(U2)的片选信号输入引脚;第一或门(D1)的一个输入端与计数器(T1)的输出端连接,第一或门(D1)的另一个输入端与CPU的A/D转换器片选信号输出引脚连接;计数器(T1)的输出端通过非门(D3)连接第二或门(D2)的一个输入端,第二或门(D2)的另一个输入端与CPU的A/D转换器片选信号输出引脚连接;计数器(T1)的清零输入端、第一A/D转换器(U1)以及第二A/D转换器(U2)的转换启动信号输入引脚均与DSP芯片的A/D转换器采样信号输出端连接;非反相缓冲器(T2)的输入端、第一A/D转换器(U1)及第二A/D转换器(U2)的读信号输入引脚均与DSP芯片的A/D转换器读信号输出端连接;非反相缓冲器(T2)的输出使能控制端连接CPU的A/D转换器片选信号输出引脚;非反相缓冲器(T2)的输出端连接计数器(T1)的时钟输入端;非反相缓冲器(T2)的输出端通过电阻(R)与电源连接。 |
地址 |
518055 广东省深圳市南山区西丽麻勘南路30号三栋二楼东面 |