发明名称 一种液晶显示测量图像信号发生器
摘要 本发明公开了一种液晶显示测量图像信号发生器,该图像信号发生器包括通用串行接口模块(1)、时钟发生模块(2)、图像生成模块(3);通用串行接口模块(1)分别与时钟发生模块(2)、图像生成模块(3)连接;时钟发生模块(2)与图像生成模块(3)连接;通用串行接口模块(1)用于接收输入数据,并将该输入数据中的时钟数据和图像数据分别传输给时钟发生模块(2)和图像生成模块(3);时钟发生模块(2)用于控制接收和传输时钟数据,并输出驱动时钟信号给图像生成模块(3);图像生成模块(3)用于控制接收图像数据,并产生图像信号。本发明具有实现测量不同分辨率显示屏的2D动态图像质量和3D图像串扰特性。
申请公布号 CN102833553B 申请公布日期 2014.12.17
申请号 CN201210276317.9 申请日期 2012.08.03
申请人 东南大学 发明人 杨晓伟;李晓华;鞠霞;屠彦;雷威
分类号 H04N9/04(2006.01)I;G09G3/00(2006.01)I 主分类号 H04N9/04(2006.01)I
代理机构 南京苏高专利商标事务所(普通合伙) 32204 代理人 柏尚春
主权项 一种液晶显示测量图像信号发生器,其特征在于:该图像信号发生器包括通用串行接口模块(1)、时钟发生模块(2)、图像生成模块(3);通用串行接口模块(1)分别与时钟发生模块(2)、图像生成模块(3)连接;时钟发生模块(2)与图像生成模块(3)连接;通用串行接口模块(1)用于接收输入数据,并将该输入数据中的时钟数据和图像数据分别传输给时钟发生模块(2)和图像生成模块(3);时钟发生模块(2)用于控制接收和传输时钟数据,并输出驱动时钟信号给图像生成模块(3);图像生成模块(3)用于控制接收图像数据,并产生图像信号,并分别输出数字视频信号和低电压差分信号;其中:通用串行接口模块(1)包括通用串行接口、分别与通用串行接口连接的通用串行接口芯片和串行接口保护芯片;通用串行接口的数据正端、数据负端分别与通用串行接口芯片的数据正端、数据负端连接,且通用串行接口的数据正端、数据负端分别与串行接口保护芯片的第二输入端、第一输入端连接,通用串行接口芯片的8位并行双向数据端、读/写控制输入端、接收/发送控制输出端、立即送数/唤醒端分别与时钟发生模块(2)和图像生成模块(3)连接;时钟发生模块(2)包括顺序串行连接的复杂可编程逻辑器件、可编程时钟芯片和缓冲器;复杂可编程逻辑器件的13个输入输出脚分别与通用串行接口模块(1)和图像生成模块(3)连接;复杂可编程逻辑器件的另外3个输入输出脚分别与可编程时钟芯片的掉电输入/串行时钟输入端、输出使能/串行双向数据端、模式选择输入端连接,可编程时钟芯片的时钟输出端与缓冲器的输入端连接,缓冲器的输出端与图像生成模块(3)连接;图像生成模块(3)包括现场可编程门阵列器件、分别与现场可编程门阵列器件连接的数字视频输出芯片、偶像素低电压差分信号输出芯片、奇像素低电压差分信号输出芯片;数字视频信号输出芯片的输出端与数字视频信号输出接口连接,偶像素低电压差分信号输出芯片和奇像素低电压差分信号输出芯片的输出端分别与低电压差分信号输出插口连接;现场可编程门阵列器件的13个输入输出脚分别与通用串行接口模块(1)和时钟发生模块(2)连接,现场可编程门阵列器件的时钟输入脚与时钟发生模块(2)连接;现场可编程门阵列器件的48个输入输出脚分别与数字视频信号输出芯片的偶像素24个数据输入端和奇像素24个数据输入端连接,且现场可编程门阵列器件的该48个输入输出脚分别与偶像素低电压差分信号输出芯片的24个数据输入端和奇像素低电压差分信号输出芯片的24个数据输入端连接,现场可编程门阵列器件的时钟输出脚分别与数字视频信号输出芯片的时钟输入端、偶像素低电压差分信号输出芯片的时钟输入端、奇像素低电压差分信号输出芯片的时钟输入端连接,现场可编程门阵列器件的3个输入输出脚分别与数字视频信号输出芯片的使能端、行同步端、帧同步端连接,且该3个输入输出脚与偶像素低电压差分信号输出芯片的3个数据输入端连接,现场可编程门阵列器件的另3个输入输出脚与奇像素低电压差分信号输出芯片的3个数据输入端连接,现场可编程门阵列器件的1个输入输出脚与数字视频信号输出芯片的像素选择端连接;数字视频信号输出芯片的4对差分输出端经4个共模滤波器与数字视频信号输出接口连接,偶像素低电压差分信号输出芯片和奇像素低电压差分信号输出芯片的10对差分输出端分别与低电压差分信号输出插口连接;时钟发生模块(2)中复杂可编程逻辑器件的2个输入输出脚与图像生成模块(3)中现场可编程门阵列器件的2个输入输出脚连接。
地址 210096 江苏省南京市四牌楼2号