发明名称 |
一种适用于分数频率合成器的数字ΔΣ调制器结构 |
摘要 |
本发明公开了一种适用于分数频率合成器的数字ΔΣ调制器结构,包括第一级误差反馈型调制器、反馈路径、第二级误差反馈型调制器以及误差抵消模块;反馈路径的输出与第一级调制器的输出之间的差值经过延迟单元后得到反馈路径的输出;经过噪声抑制增强单元的输入信号与经过滤波处理单元后的扰动信号之间的和值与反馈路径的输出之间的和值作为第一级误差反馈型调制器的输入;第一级误差反馈信号作为第二级误差反馈型调制器的输入;第一级误差反馈型调制器的输出与第二级误差反馈型调制器的输出经过误差抵消模块后得到整个调制器的输出。本发明引入反馈环路,实现了高阶噪声抑制、减小了输出量化电平的数目,降低了整体电路设计复杂度和功耗。 |
申请公布号 |
CN104218949A |
申请公布日期 |
2014.12.17 |
申请号 |
CN201410441266.X |
申请日期 |
2014.09.01 |
申请人 |
东南大学 |
发明人 |
吴建辉;张文通;程超;程康;娄宁;陈超;黄成;李红 |
分类号 |
H03L7/18(2006.01)I |
主分类号 |
H03L7/18(2006.01)I |
代理机构 |
南京瑞弘专利商标事务所(普通合伙) 32249 |
代理人 |
杨晓玲 |
主权项 |
一种适用于分数频率合成器的数字ΔΣ调制器结构,其特征在于:包括第一级误差反馈型调制器、反馈路径、第二级误差反馈型调制器以及误差抵消模块;反馈路径的输出C(z)与第一级调制器的输出Y<sub>1</sub>(z)之间的差值经过延迟单元后得到反馈路径的输出C(z);经过噪声抑制增强单元G(z)的输入信号X(z)与经过滤波处理单元D(z)后的扰动信号之间的和值X<sub>1</sub>(z)与反馈路径的输出C(z)之间的和值作为第一级误差反馈型调制器的输入;第一级误差反馈信号e<sub>1</sub>(z)作为第二级误差反馈型调制器的输入;第一级误差反馈型调制器的输出Y<sub>1</sub>(z)与第二级误差反馈型调制器的输出Y<sub>2</sub>(z)经过误差抵消模块后得到整个调制器的输出Y(z)。 |
地址 |
214135 江苏省无锡市无锡新区菱湖大道99号 |