发明名称 一种像素驱动电路及其驱动方法
摘要 本发明公开了一种像素驱动电路及其驱动方法。本发明的像素驱动电路包括:第一晶体管至第四晶体管、存储电容、有机发光二级管OLED、旁路电路、数据线、第N-1扫描线和第N扫描线。本发明采用存储电容的第二端接第一晶体管的源极,以及OLED与旁路电路并联,使得流过OLED的电流完全由数据电压决定,而与第一晶体管的阈值电压无关。本发明在不过多增加晶体管、电容及控制线的数量的同时,使得流经OLED的电流完全依赖于数据线的数据电压,能够精确地实现阈值电压补偿以保持显示亮度的均匀恒定,有利于提高开口率及显示分辨率,并且提高了抑制阈值电压分布不均匀的能力。因此,本发明具有较高的实用价值,有望广泛用于微电子和平板显示产业。
申请公布号 CN102915703B 申请公布日期 2014.12.17
申请号 CN201210425355.6 申请日期 2012.10.30
申请人 京东方科技集团股份有限公司 发明人 韩德栋;蔡剑;王龙彦;刘盖;王亮亮;马建忠;丛瑛瑛;张翼;田宇;张索明;单东方;黄福青;王漪;张盛东;刘晓彦;康晋锋
分类号 G09G3/32(2006.01)I 主分类号 G09G3/32(2006.01)I
代理机构 北京天昊联合知识产权代理有限公司 11112 代理人 彭瑞欣;陈源
主权项 一种像素驱动电路,其特征在于,所述像素驱动电路包括:第一晶体管T1至第四晶体管T4、存储电容C<sub>S</sub>、有机发光二级管OLED、旁路电路、数据线、第N‑1扫描线V<sub>N‑1</sub>和第N扫描线V<sub>N</sub>;其中,N为自然数,所述第一晶体管T1的漏极接电源电压,栅极接存储电容的第一端,源极接存储电容的第二端及OLED的阳极;所述第二晶体管T2的漏极和栅极接存储电容的第一端、第三晶体管T3的源极及第一晶体管T1的栅极,源极接第四晶体管T4的漏极;所述第三晶体管T3的栅极接第N‑1扫描线,漏极接电源电压,源极接存储电容、第一晶体管T1的栅极及第二晶体管T2的漏极和栅极;所述第四晶体管T4的栅极接第N扫描线,漏极接第二晶体管T2的源极,源极接数据线;所述存储电容C<sub>S</sub>的第一端接第一晶体管T1的栅极、第三晶体管T3源极及第二晶体管T2的栅极和漏极,第二端接OLED的阳极及第一晶体管T1的源极;所述OLED的阳极接存储电容的第二端及第一晶体管T1的源极,阴极接地;所述旁路电路与OLED并联,两个控制端分别接第N‑1扫描线和第N扫描线;所述旁路电路为异步双栅薄膜晶体管T5,与OLED并联,漏极接OLED的阳极,源极接地,顶栅电极接第N‑1扫描线V<sub>N‑1</sub>,底栅电极接第N扫描线V<sub>N</sub>;或者,所述旁路电路为并联的第六晶体管T6和第七晶体管T7,与OLED并联,所述第六晶体管T6和第七晶体管T7的漏极分别接OLED的阳极,源极接地,第六晶体管T6的栅极接第N‑1扫描线V<sub>N‑1</sub>,第七晶体管T7的栅极接第N扫描线V<sub>N</sub>。
地址 100015 北京市朝阳区酒仙桥路10号