发明名称 可再构成的半导体装置
摘要 本发明的课题在于以标准制程制造且可将存储胞单元用作同步型存储器,而无需成本较高的半导体设计。本发明提供一种半导体装置,包括构成阵列且互相连接的多个逻辑部,各逻辑部包含第1及第2存储胞单元对,各第1及第2存储胞单元如果要写入以将由多个地址特定的输入值的逻辑运算输出至数据线的方式构成的真值表数据,则作为逻辑要素而动作,或者如果要写入以将由某个地址特定的输入值输出至连接于其他存储胞单元的地址的数据线的方式构成的真值表数据,则作为连接要素而动作,在第1存储胞单元的后段具有与时钟同步的顺序电路,且逻辑部在每个存储胞单元对中具有选择部,该选择部按照动作切换信号对第1或第2存储胞单元选择性地输出地址。
申请公布号 CN104205640A 申请公布日期 2014.12.10
申请号 CN201380018634.3 申请日期 2013.02.14
申请人 太阳诱电株式会社 发明人 佐藤正幸;佐藤幸志
分类号 H03K19/177(2006.01)I;H01L21/82(2006.01)I 主分类号 H03K19/177(2006.01)I
代理机构 北京律盟知识产权代理有限责任公司 11287 代理人 路勇
主权项 一种半导体装置,其特征在于:是可再构成的半导体装置;且包括构成阵列并且互相连接的多个逻辑部;所述各逻辑部包括第1及第2存储胞单元对;所述各第1及第2存储胞单元如果要写入以将由多个地址特定的输入值的逻辑运算输出至数据线的方式构成的真值表数据,则作为逻辑要素进行动作,及/或如果要写入以将由某个地址特定的输入值输出至连接于其他存储胞单元的地址的数据线的方式构成的真值表数据,则作为连接要素进行动作;在所述第1存储胞单元的后段具有与时钟同步的顺序电路;且所述逻辑部还在每个第1及第2存储胞单元对中具有选择部,该选择部按照动作切换信号对所述第1或第2存储胞单元选择性地输出地址。
地址 日本东京