发明名称 | 一种逻辑信号同步及合成的方法和系统 | ||
摘要 | 本发明提供一种逻辑信号同步及合成的方法和系统,方法包括:首先利用主机的周期中断信号,将并联系统中的所有成员的中断信号同步,在中断信号同步下,利用主机发送逻辑串行信号给所有从机进行所有成员的帧头同步,这样在中断信号和帧头同步的前提下,所有成员便可以进行逻辑信号的同步收发,实现并联系统的逻辑信号的同步。由于本发明提供的逻辑信号同步方法既没有利用CAN总线,又没有利用复杂的硬件可编程逻辑门阵列,而是利用了并联系统自身的资源和简单的线与芯片或者线或芯片实现了整个系统的逻辑信号的同步,既能保证系统的实时性又能降低成本。 | ||
申请公布号 | CN102739385B | 申请公布日期 | 2014.12.10 |
申请号 | CN201110082083.X | 申请日期 | 2011.03.31 |
申请人 | 力博特公司 | 发明人 | 李德军 |
分类号 | H04L7/00(2006.01)I | 主分类号 | H04L7/00(2006.01)I |
代理机构 | 北京集佳知识产权代理有限公司 11227 | 代理人 | 逯长明;王宝筠 |
主权项 | 一种逻辑信号同步及合成的方法,其特征在于,包括以下步骤:并联系统中的主机发送周期中断信号给所有从机,以使主机的周期中断信号与所有从机的周期中断信号同步;当并联系统中主机的周期中断信号和所有从机的周期中断信号同步时,主机向所有从机发送逻辑同步信号,以使主机和从机的帧头同步;当主机和从机的帧头同步后,主机和所有从机均发送逻辑串行信号进行逻辑与;所述主机和从机接收所述逻辑串行信号的逻辑与的结果,对所述结果进行逻辑分析,获得并联系统的综合逻辑信号并进行同步。 | ||
地址 | 美国俄亥俄州哥伦布迪尔伯恩道1050号 |