发明名称 动态比较器
摘要 本发明提供了一种动态比较器,包括顺序连接的前置放大电路、动态锁存电路和输出级电路,其中,所述的前置放大电路,包括采用输入失调存储技术的第一级放大单元和采用输出失调存储技术的第二级放大单元;所述动态锁存电路,用于放大所述前置放大电路的输出信号,并将放大后的信号转换为数字逻辑输出电平;所述输出级电路,用于在锁存相位输出该数字逻辑输出电平,在复位相位输出逻辑零。本发明所述的动态比较器通过在前置放大电路中采用失调消除技术和采用隔离踢回噪声的结构,有效地减小了输入失调电压,能够很好的满足高速高精度模数转换器设计的需求。
申请公布号 CN102647189B 申请公布日期 2014.12.10
申请号 CN201210159696.3 申请日期 2012.05.22
申请人 成都启臣微电子有限公司 发明人 朱樟明;吴红兵
分类号 H03M1/34(2006.01)I 主分类号 H03M1/34(2006.01)I
代理机构 北京银龙知识产权代理有限公司 11243 代理人 许静;赵爱军
主权项 一种动态比较器,其特征在于,包括顺序连接的前置放大电路、动态锁存电路和输出级电路,其中,所述的前置放大电路,包括依次连接的第一级放大单元和第二级放大单元;所述第一级放大单元包括第一放大器、第一输入失调存储电容和第二输入失调存储电容;所述第一输入失调存储电容、所述第二输入失调存储电容分别串联于所述第一放大器的正相输入端、反相输入端,以在失调消除阶段存储所述第一放大器的失调电压;所述第二级放大单元包括第二放大器、第一输出失调存储电容和第二输出失调存储电容;所述第一输出失调存储电容、所述第二输出失调存储电容分别串联于所述第二放大器的反相输出端、正相输出端,以在失调消除阶段存储所述第二放大器的失调电压;所述动态锁存电路,用于放大所述前置放大电路的输出信号,并将放大后的信号转换为数字逻辑输出电平;所述输出级电路,用于在锁存相位输出该数字逻辑输出电平,在复位相位输出逻辑零;所述前置放大电路还包括源极跟随器,其与所述第二级放大单元的输出端连接;正参考电压通过依次串联的第一时钟开关和第一输入失调存储电容输入所述第一级放大单元的正相输入端;正输入电压通过依次串联的第二时钟开关和第一输入失调存储电容输入所述第一级放大单元的正相输入端;负参考电压通过依次串联的第三时钟开关和第二输入失调存储电容输入所述第一级放大单元的反相输入端;负输入电压通过依次串联的第四时钟开关和第二输入失调存储电容输入所述第一级放大单元的反相输入端;所述第一级放大单元的正相输入端和反相输出端之间连接有第五时钟开关;所述第一级放大单元的反相输入端和正相输出端之间连接有第六时钟开关;所述第一级放大单元的反相输出端与所述第二级放大单元的正相输入端连接;所述第一级放大单元的正相输出端与所述第二级放大单元的反相输入端连接;所述第二级放大单元的反相输出端通过第一输出失调存储电容连接至所述源极跟随器的正相输入端;所述第二级放大单元的正相输出端通过第二输出失调存储电容连接至所述源极跟随器的反相输入端;所述源极跟随器的正相输入端和反相输入端之间连接有相互串联的第七时钟开关和第八时钟开关;所述源极跟随器的正相输出端、反相输出端分别通过第九时钟开关、第十时钟开关与所述动态锁存电路的输入端连接;所述第一时钟开关、所述第三时钟开关、第五时钟开关、第六时钟开关、第七时钟开关和第八时钟开关都由第一时钟信号控制;所述第二时钟开关、所述第四时钟开关、所述第九时钟开关和所述第十时钟开关都由第二时钟信号控制;所述第一时钟信号和所述第二时钟信号反相。
地址 611731 四川省成都市高新西区西芯大道4号创新中心C341-343