发明名称 半导体器件
摘要 半导体器件(1)包括衬底(10)、栅极绝缘膜(20)、以及栅电极(30)。衬底(10)包括化合物半导体,并且具有凹部(17),当在厚度方向中的横截面看时,该凹部(17)在一个主表面(10A)处开口并且具有侧壁表面(17A)。栅极绝缘膜被设置为以便接触侧壁表面(17A)的顶部。栅电极(30)被设置为以便接触栅极绝缘膜(20)的顶部。衬底(10)包括:第一导电类型的源极区(15),其被设置为在侧壁表面(17A)处被暴露;和第二导电类型的体区(14),其被设置为当在源极区(15)看时与一个主表面相反,与源极区(15)接触,并且被暴露在侧壁表面(17A)上。当在平面图中看时,凹部(17A)具有封闭的形状,并且当在凹部(17)中的任意方向中看时,侧壁表面(17A)在各个方向提供向外突出的形状。结果,能够提供允许提高耐压的半导体器件(1)。
申请公布号 CN104185902A 申请公布日期 2014.12.03
申请号 CN201380014995.0 申请日期 2013.04.05
申请人 住友电气工业株式会社 发明人 增田健良;日吉透;和田圭司
分类号 H01L29/78(2006.01)I;H01L21/336(2006.01)I;H01L29/12(2006.01)I 主分类号 H01L29/78(2006.01)I
代理机构 中原信达知识产权代理有限责任公司 11219 代理人 李兰;孙志湧
主权项 一种半导体器件,包括:衬底,所述衬底由化合物半导体制成并且具有凹部,所述凹部在所述衬底的一个主表面处开口并且具有侧壁表面;栅极绝缘膜,所述栅极绝缘膜被设置在所述侧壁表面中的每一个上并且与所述侧壁表面中的每一个接触;以及栅电极,所述栅电极被设置在所述栅极绝缘膜上并且与所述栅极绝缘膜接触,所述衬底包括:源极区,所述源极区具有第一导电类型,并且当在沿着厚度方向的横截面中看时,被设置为暴露在所述侧壁表面处;以及体区,所述体区具有第二导电类型,并且当从所述源极区看时,被设置为在与所述一个主表面相反的一侧与所述源极区接触,以便暴露在所述侧壁表面处,当在平面图中看时,所述凹部具有封闭的形状,当在所述凹部中从任意位置看时,所述侧壁表面在每个方向上提供向外突出的形状。
地址 日本大阪府大阪市