发明名称 PLL修改自动复位装置及方法
摘要 本发明提供一种PLL修改自动复位装置及方法,其中,该方法包括:设定新的配置参数;判断当前时钟周期与前一时钟周期之间的参数是否出现变化;对判断结果进行逻辑运算后以产生配置变化有效信号,写入该新的配置参数触发PLL电路接收该新的配置参数将锁定状态变为无效和产生时钟信号;根据无效的锁定状态和时钟信号撤销时钟信号的输出;根据配置变化有效信号和PLL电路型号产生相应的PLL复位时序信号,以触发PLL电路根据该复位时序信号重新锁定,同时产生相应的时钟信号;根据有效的锁定状态信号和时钟信号恢复输出PLL电路的时钟信号。利用本发明,实现修改配置参数后由硬件完成PLL的锁定和复位,提高软件的工作量和工作效率。
申请公布号 CN104184470A 申请公布日期 2014.12.03
申请号 CN201410440648.0 申请日期 2014.09.01
申请人 福州瑞芯微电子有限公司 发明人 廖裕民
分类号 H03L7/099(2006.01)I 主分类号 H03L7/099(2006.01)I
代理机构 福州市仓山区景弘专利代理事务所(普通合伙) 35219 代理人 林祥翔;吕元辉
主权项 一种PLL修改自动复位装置,用于控制修改PLL电路的配置参数后自动复位,其特征在于,所述装置包括:参数变化监测模块,用于根据当前时钟周期的参数与前一时钟周期的参数判断当前时钟周期与前一时钟周期之间的参数是否出现了变化;逻辑比较单元,用于根据所述参数变化监测单元输出的结果进行逻辑运算后以产生配置变化有效信号或配置变化无效信号;PLL配置参数存储单元,用于接收到设置的新的配置参数,并当接收到所述逻辑比较单元发送的配置变化有效信号后写入所述新的配置参数,以触发所述PLL电路接收所述新的配置参数并将锁定状态变为无效以及产生相应的时钟信号;时钟输出控制单元,用于根据所述PLL电路产生的无效的锁定状态以及所述时钟信号撤销输出的时钟信号;PLL复位控制单元,用于接收所述逻辑比较单元产生的配置变化有效信号后根据所述PLL电路型号产生相应的PLL复位时序信号,以触发所述PLL电路重新锁定并产生相应的时钟信号,所述时钟输出控制单元根据所述PLL电路产生的有效的锁定状态以及所述时钟信号恢复输出时钟信号。
地址 350003 福建省福州市鼓楼区软件大道89号18号楼