发明名称 逐次逼近寄存器模数转换器以及利用其的模数转换方法
摘要 本发明涉及一种逐次逼近寄存器模数转换器以及利用其的模数转换方法。一种逐次逼近寄存器(SAR)模数转换器(ADC)包括:采样并且保持外部输入的模拟电压的采样-保持放大器(SHA);将采样并且保持模拟电压的电平与和n比特相对应的模拟信号的电平进行比较并且根据比较结果产生比较信号的比较器;响应于比较信号,从最高有效位(MSB)到最低有效位(LSB)顺序产生数字信号的SAR逻辑电路;将顺序产生的数字信号转换成模拟信号并且提供给比较器的数模转换器(DAC);以及保持从MSB到LSB顺序产生的数字信号以产生n比特数字信号的输出寄存器,其中,一旦从外部接收到起始信号,SAR逻辑电路就产生与起始信号相比具有1比特相位延迟的MSB的数字信号。
申请公布号 CN102571094B 申请公布日期 2014.11.26
申请号 CN201110405711.3 申请日期 2011.12.08
申请人 乐金显示有限公司 发明人 姜亨远
分类号 H03M1/38(2006.01)I 主分类号 H03M1/38(2006.01)I
代理机构 北京三友知识产权代理有限公司 11127 代理人 李辉;王伶
主权项 一种逐次逼近寄存器模数转换器,该逐次逼近寄存器模数转换器包括:采样‑保持放大器,其用于采样并且保持外部输入的模拟电压;比较器,其用于将所采样并且保持的模拟电压的电平与和n比特相对应的模拟信号的电平进行比较,并且根据比较结果产生比较信号,其中,n是不小于1的整数;逐次逼近寄存器逻辑电路,其用于响应于所述比较信号,从最高有效位到最低有效位顺序产生数字信号;数模转换器,其用于将顺序产生的数字信号转换成所述模拟信号,并且向所述比较器提供所述模拟信号;以及输出寄存器,其用于保持从所述最高有效位到所述最低有效位顺序产生的数字信号,以产生n比特数字信号,其中,一旦从外部接收到起始信号,所述逐次逼近寄存器逻辑电路就产生与所述起始信号相比具有1位比特相位延迟的最高有效位的数字信号。
地址 韩国首尔
您可能感兴趣的专利