发明名称 一种阵列基板及显示装置
摘要 本实用新型实施例提供了一种阵列基板及显示装置,涉及显示技术领域,可提高开口率;该阵列基板包括多个子像素,每个子像素包括:至少一个薄膜晶体管,有机树脂层,以及沿数据线方向排列的不接触的第一像素电极和第二像素电极;第一像素电极延伸到第一栅线上方,第二像素电极延伸到第二栅线上方,第一栅线和第二栅线相邻;位于第一栅线两侧的相邻两个子像素的第一像素电极在第一栅线上方连接,位于第二栅线两侧的相邻两个子像素的第二像素电极在第二栅线上方连接;相邻两个子像素的第一像素电极与至少一个薄膜晶体管的漏极电连接,第二像素电极与至少一个薄膜晶体管的漏极电连接。用于需要提高开口率的阵列基板及显示装置的制造。
申请公布号 CN203930287U 申请公布日期 2014.11.05
申请号 CN201420344323.8 申请日期 2014.06.25
申请人 京东方科技集团股份有限公司 发明人 程鸿飞;乔勇;先建波;李文波;李盼
分类号 G02F1/1362(2006.01)I;G02F1/1368(2006.01)I 主分类号 G02F1/1362(2006.01)I
代理机构 北京中博世达专利商标代理有限公司 11274 代理人 申健
主权项 一种阵列基板,包括多个子像素,每个所述子像素由相邻两根栅线和相邻两根数据线交叉限定;其特征在于,每个所述子像素包括:至少一个薄膜晶体管,位于所述薄膜晶体管上方的有机树脂层,以及位于所述有机树脂层上方且沿所述数据线方向排列的第一像素电极和第二像素电极;其中,所述第一像素电极和所述第二像素电极不接触;所述第一像素电极延伸到与所述第一像素电极靠近的第一栅线上方,所述第二像素电极延伸到与所述第二像素电极靠近的第二栅线上方;其中,所述第一栅线和所述第二栅线相邻;沿所述数据线方向,在任意相邻的两根所述数据线之间,位于所述第一栅线两侧的相邻两个子像素的所述第一像素电极均靠近所述第一栅线且在所述第一栅线上方连接,所述位于所述第一栅线两侧的相邻两个子像素的所述第二像素电极均远离所述第一栅线;沿所述数据线方向,在任意相邻的两根所述数据线之间,位于所述第二栅线两侧的相邻两个子像素的所述第二像素电极均靠近所述第二栅线且在所述第二栅线上方连接,所述位于所述第二栅线两侧的相邻两个子像素的所述第一像素电极均远离所述第二栅线;所述位于所述第一栅线两侧的相邻两个子像素的所述第一像素电极与至少一个薄膜晶体管的漏极电连接,所述位于所述第二栅线两侧的相邻两个子像素的所述第二像素电极与至少一个薄膜晶体管的漏极电连接。
地址 100015 北京市朝阳区酒仙桥路10号