发明名称 基于改进的CORDIC算法的数字鉴相方法及装置
摘要 本发明公开了基于改进的CORDIC算法的数字鉴相方法及装置,所述方法:首先,将模拟输入信号进行模数转换,得到对应的采样数字信号;其次,将采样数字信号进行数字下变频处理,得到基带视频I/Q信号;最后,把步骤(2)中的基带视频I/Q信号作为改进的CORDIC算法的初始数据进行迭代运算,直至迭代结果满足精度要求,从该迭代结果中提取出模拟输入信号的相位信息。本发明解决了在输入正交信号模值较小的情况下,鉴相结果误差大,鉴相精确度低的问题。
申请公布号 CN104135457A 申请公布日期 2014.11.05
申请号 CN201410361705.6 申请日期 2014.07.25
申请人 河海大学 发明人 高杨;蒋德富;徐玉超
分类号 H04L27/34(2006.01)I 主分类号 H04L27/34(2006.01)I
代理机构 南京经纬专利商标代理有限公司 32200 代理人 葛潇敏
主权项 一种基于改进的CORDIC算法的数字鉴相装置,其特征在于:包括依次连接的n级模块,n为改进的CORDIC算法的迭代次数且n≥1;各级模块结构相同,均具有3个输入端和3个输出端,前一级模块的3个输入端对应连接后一级模块的3个输出端,且各级模块均包括第一~三寄存器、第一~三加法器、第一移位器、第二移位器和一个旋转角度存储器,其中,第一~三寄存器的输入端分别作为该级模块的第一~三输入端,第一~三加法器的输出端分别作为该级模块的第一~三输出端,且第一寄存器的输出端分别连接第一加法器的第一输入端和第二加法器的第二输入端,第二寄存器的输出端经由第一移位器连接第一加法器的第二输入端,所述第二寄存器的输出端还经由第二移位器连接第二加法器的第一输入端,第三寄存器的输出端及旋转角度存储器的输出端分别对应连接第三加法器的第一、二输入端;所述第一级模块的第一~三输入端用于分别对应输入基带视频I/Q信号的初始状态I(n)、Q(n)、0,而第n级模块的第一~三输出端分别用于输出迭代结果x<sub>n</sub>,Δy<sub>n</sub>,z<sub>n</sub>,第m级模块中的第一移位器执行右移2(m‑1)‑1位操作,其第二移位器执行左移1位操作,其中,m=1,2,3,…,n‑1。
地址 211100 江苏省南京市江宁开发区佛城西路8号