发明名称 一种适用于SoC芯片的多功能低电平复位电路
摘要 本实用新型公开了一种适用于SoC芯片的多功能低电平复位电路,包括延迟电路、异步复位同步释放电路及与门电路,异步复位同步释放电路包括第一寄存器及第二寄存器,将外部复位信号经过滤波和防抖动处理后,传输至同步复位异步释放电路,同步复位异步释放电路输出复位信号连接至所有需要预先复位的SoC功能模块,待这些模块复位完成后,再经与门输出SoC系统复位信号。本实用新型充分考虑了SoC功能模块不同的复位需求,提供差异化的复位顺序,增强了复位功能的灵活性。
申请公布号 CN203909710U 申请公布日期 2014.10.29
申请号 CN201420316975.0 申请日期 2014.06.13
申请人 中国航天科技集团公司第九研究院第七七一研究所 发明人 陈庆宇;吴龙胜;宫瑶
分类号 G06F1/24(2006.01)I 主分类号 G06F1/24(2006.01)I
代理机构 西安通大专利代理有限责任公司 61200 代理人 徐文权
主权项 一种适用于SoC芯片的多功能低电平复位电路,其特征在于,包括延迟电路(101)、异步复位同步释放电路(102)及与门电路(103),异步复位同步释放电路(102)包括第一寄存器(104)及第二寄存器(105),SoC芯片的复位管脚与延迟电路(101)的输入端相连接,延迟电路(101)的输出端与第一寄存器(104)的异步复位端及第二寄存器(105)的异步复位端相连接,第一寄存器(104)的时钟输入端及第二寄存器(105)的时钟输入端均与SoC芯片的时钟信号输出端相连接,第一寄存器(104)的输入端连接有高电平信号源,第一寄存器(104)的输出端与第二寄存器(105)的输入端相连接,第二寄存器(105)的输出端分别与与门电路(103)的一个输入端及SoC芯片上预先复位的功能模块的复位端相连接,与门电路(103)的另一个输入端与SoC芯片上的预先复位完成标志信号ini_done输出端相连接,与门电路(103)的输出端与SoC芯片上后复位的功能模块的复位端相连接。
地址 710068 陕西省西安市太白南路198号