发明名称 带隙基准电路
摘要 本发明涉及一种带隙基准电路,其包括,一基准电压源VREF,所述基准电压源VREF拉伸门电压V_REG实现内部预稳压,并形成内部预稳压电路;一带隙核心电路,所述带隙核心电路设有提高电源抑制比的自偏置共源共栅放大电路;一负反馈电路,所述负反馈电路为所述带隙核心电路提供一个经过稳压后的电源电压VDD;一启动电路,所述启动电路在工作开始时拉伸所述基准电压源VREF使得所述自偏置共源共栅放大电路正常工作。本发明的带隙基准电路通过负反馈电路为带隙核心电路提供一个经过稳压后的电源电压,同时在内部采用自偏置共源共栅放大电路来提高电源抑制比,节省了面积和功耗。
申请公布号 CN104122918A 申请公布日期 2014.10.29
申请号 CN201310150190.0 申请日期 2013.04.26
申请人 中国科学院深圳先进技术研究院 发明人 姚爱萍;张金勇;王磊
分类号 G05F1/56(2006.01)I 主分类号 G05F1/56(2006.01)I
代理机构 深圳市科进知识产权代理事务所(普通合伙) 44316 代理人 宋鹰武
主权项 一种带隙基准电路,其特征在于:其包括,一基准电压源VREF,所述基准电压源VREF拉伸门电压V_REG实现内部预稳压,并形成内部预稳压电路;一带隙核心电路,所述带隙核心电路设有提高电源抑制比的自偏置共源共栅放大电路;一负反馈电路,所述负反馈电路为所述带隙核心电路提供一个经过稳压后的电源电压VDD;一启动电路,所述启动电路在工作开始时拉伸所述基准电压源VREF使得所述自偏置共源共栅放大电路正常工作。
地址 518055 广东省深圳市南山区西丽大学城学苑大道1068号