发明名称 |
一种基于FPGA的视频信号延时切换系统 |
摘要 |
本实用新型专利公开了一种基于FPGA的视频信号延时切换系统,本系统为两套可以并行工作的视频处理系统,可以独立完成对四路SDI视频的同步编码信息的辨别和有效视频数据的提取。通过FPGA将经过转换的并行视频数据进行检测和处理,提取的有效数据送入视频信号缓冲器中,为输出视频做好有效数据的准备。输出环节是采用的串行编码器,实现视频数据的串行编码工作。为了提供友好的用户接口,本系统还搭载了外部输入和输出模块,可以通过外部按键输入来控制系统的工作,也可以通过串行接口与PC机互联,实现远程控制。 |
申请公布号 |
CN203912065U |
申请公布日期 |
2014.10.29 |
申请号 |
CN201420312452.9 |
申请日期 |
2014.06.12 |
申请人 |
西安宏源视讯设备有限责任公司 |
发明人 |
黄民主;邵刚;刘宏;张银锋;陈艳;李文刚 |
分类号 |
H04N5/268(2006.01)I;H04N5/04(2006.01)I |
主分类号 |
H04N5/268(2006.01)I |
代理机构 |
|
代理人 |
|
主权项 |
一种基于FPGA的视频信号延时切换系统,包括:FPGA逻辑处理单元(3)和FPGA逻辑处理单元(4)以及分别设置在FPGA逻辑处理单元(3)和FPGA逻辑处理单元(4)上的信号输入单元(1)和信号输出单元(2),其特征在于,所述FPGA逻辑处理单元(3)设置有视频信号缓冲器(5)、外部控制组件模块(6)和外部通信接口(7),所述FPGA逻辑处理单元(4)设置有视频信号缓冲器(8)、MCU单元(9)和显示单元(10);所述FPGA逻辑处理单元(3)和FPGA逻辑处理单元(4)通过并行数据总线和控制信号线相连;所述视频信号缓冲器(5)、外部控制组件模块(6)和外部通信接口(7)分别与FPGA逻辑处理单元(3)相连,所述视频信号缓冲器(8)、MCU单元(9)和显示单元(10)分别与FPGA逻辑处理单元(4)相连。 |
地址 |
710075 陕西省西安市高新区科技二路66号宏源大厦 |