发明名称 低压差分信号驱动器
摘要 本发明公开了一种低压差分信号驱动器,包括驱动器主体和两个压降转换器;两个压降转换器分别包括运算放大器和PMOS或NMOS驱动管,各运算放大器的负向输入端分别连接不同的基准电压,各运算放大器的正向输入端和对应的驱动管的漏极连接并连接到驱动器主体的电源连接端或接地端,各运算放大器的输出端连接对应的驱动管的栅极。本发明能使得驱动器主体的电源连接端和接地端电压跟踪压降转换器的基准电压并保持稳定,能通过负反馈机制调节压降转换器的驱动管电流大小并抑制驱动器主体的电流变化;能在高速数据传输下保持驱动器整体电流基本恒定,能有效减少电源分配网络上产生的电压反弹和振荡,能提高稳定性和抗噪声能力。
申请公布号 CN104111681A 申请公布日期 2014.10.22
申请号 CN201310140599.4 申请日期 2013.04.22
申请人 上海华虹宏力半导体制造有限公司 发明人 朱红卫;赵郁炜
分类号 G05F1/56(2006.01)I 主分类号 G05F1/56(2006.01)I
代理机构 上海浦一知识产权代理有限公司 31211 代理人 丁纪铁
主权项 一种低压差分信号驱动器,其特征在于,包括:驱动器主体、第一压降转换器和第二压降转换器;所述驱动器主体用于将输入信号转换成低压差分信号输出;所述第一压降转换器连接于所述驱动器主体的电源连接端和工作电源之间;所述第二压降转换器连接于所述驱动器主体的接地端和地电位之间;所述第一压降转换器包括第一运算放大器和PMOS驱动管,所述第一运算放大器的负向输入端连接第一基准电压,所述第一运算放大器的正向输入端和所述PMOS驱动管的漏极都连接所述驱动器主体的电源连接端,所述第一运算放大器的输出端连接所述PMOS驱动管的栅极,所述PMOS驱动管的源极连接所述工作电源;所述第二压降转换器包括第二运算放大器和NMOS驱动管,所述第二运算放大器的负向输入端连接第二基准电压,所述第二运算放大器的正向输入端和所述NMOS驱动管的漏极都连接所述驱动器主体的接地端,所述第二运算放大器的输出端连接所述NMOS驱动管的栅极,所述NMOS驱动管的源极接地;所述第一基准电压大于所述第二基准电压,所述低压差分信号驱动器工作时,所述驱动器主体的电源连接端的电位跟踪所述第一基准电压,所述驱动器主体的接地端的电位跟踪所述第二基准电压。
地址 201203 上海市浦东新区张江高科技园区祖冲之路1399号