发明名称 分频电路及具备其之锁相回路电路以及半导体积体电路
摘要 本发明之分频电路包括:可变分频器(2),其藉由2种分频比将周期信号(s5)分频并输出第1分频信号(c1);计数器电路(3),其输出第1分频信号(c1)之周期数之计数值(c2),若被重置则自初始值重新开始计数动作;比较器(4),其将每当计数值(c2)与比较基准值(a)一致时使High与Low反转所得之脉冲信号(s1)作为第2分频信号输出,并且作为分频比之切换信号而供给至可变分频器(2),且每当计数值(c2)与比较基准值(a)一致时,对计数器电路(3)输出重置信号(r);及控制电路(5),其对比较器(4)供给比较基准值(a)。
申请公布号 TWI458262 申请公布日期 2014.10.21
申请号 TW100131338 申请日期 2011.08.31
申请人 夏普股份有限公司 日本 发明人 满仲健;田口滋也
分类号 H03K23/66;H03L7/197 主分类号 H03K23/66
代理机构 代理人 陈长文 台北市松山区敦化北路201号7楼;林宗宏 台北市松山区敦化北路201号7楼
主权项 一种分频电路,其特征在于包含:可变分频器,其可藉由2种分频比分频,并输出藉由所指定之上述分频比将所要输入之周期信号分频而产生之第1分频信号;计数器电路,其输出将上述可变分频器所输出之上述第1分频信号之周期数自初始值起计数而获得之计数值,并且若被重置则自初始值重新开始计数动作;比较器,其将上述计数值与比较基准值进行比较,将每当上述计数值与上述比较基准值一致时以使High与Low反转之方式所产生的脉冲信号,作为相对于上述周期信号之第2分频信号输出,并且作为上述可变分频器中指定之上述分频比之切换信号而供给至上述可变分频器,且每当上述计数值与上述比较基准值一致时,对上述计数器电路输出重置信号而重置上述计数器电路;及控制电路,其对上述比较器供给上述比较基准值;其中上述比较器系包含:第1段之复数之与电路(AND circuit),其系被输入自上述计数器电路输出之计数值之第n位元之位元信号、及对应于上述计数值之第n位元之自上述控制电路供给之比较基准值之第n位元之位元信号,而判断上述计数值与上述比较基准值之各位元之位元信号之一致;第2段之与电路,其系被输入上述第1段之复数之与电路之全部输出;及T正反器,其系被输入上述第2段之与电路之输出,而输出作为上述第2分频信号及上述切换信号之上述脉冲信号。
地址 日本