发明名称 移位寄存器单元电路、移位寄存器、阵列基板及液晶显示器
摘要 本发明公开一种移位寄存器单元电路、移位寄存器及液晶显示器阵列基板,主要是为了解决现有移位寄存器能耗高噪音大的问题而设计。本发明移位寄存器,具有至少两个移位寄存器单元电路级联连接的结构,且基于两相时钟信号工作;单元电路包括:输入端、预充电电路、电平拉低电路、输出电路和扫描信号输出端。本发明通过下拉电位的设计,使得扫描信号输出的波形稳定,噪音小,并且,本发明以较少的TFT电路即实现了GOA电路,电路简单,能耗小。本发明特别适合LPTS制成下的GOA电路需求,非晶硅工艺亦可适用。
申请公布号 CN102651187B 申请公布日期 2014.09.24
申请号 CN201110126328.4 申请日期 2011.05.16
申请人 京东方科技集团股份有限公司;成都京东方光电科技有限公司 发明人 李天马;祁小敬
分类号 G09G3/20(2006.01)I;G09G3/36(2006.01)I 主分类号 G09G3/20(2006.01)I
代理机构 北京中博世达专利商标代理有限公司 11274 代理人 申健
主权项 一种移位寄存器单元电路,包括:输入端以及输出端,其中所述输入端包括:起始信号输入端、第一时钟信号输入端和第二时钟信号输入端;所述输出端耦接于输出电路的输出端,输出电平信号;其特征在于,还包括:预充电电路,响应于起始信号和第一时钟信号的致能电平,输出导通电平;电平拉低电路,接入所述导通电平后,响应于第二时钟信号的致能电平将所述预充电电路输出端的电平拉低并将拉低后的低电平输出,响应于第二时钟信号的非致能电平输出高电平;导通电平截止后输出高电平;其中,输出电路,耦接于所述电平拉低电路的输出端,响应于所述电平拉低电路输出的高电平将输出电路输出端的电平拉低输出低电平;响应于所述电平拉低电路输出的低电平,输出电路输出高电平。
地址 100015 北京市朝阳区酒仙桥路10号