发明名称 非易失性半导体存储器的检查方法及存储检查程序的记录介质
摘要 根据实施例,用于检查包含具备多个块的第1区域和第2区域的非易失性半导体存储器的检查方法,对上述第1区域所包含的每块执行包含第1至第6处理的第1检查处理。上述第1处理进行块删除,上述第2处理在上述第1处理之后,对进行了上述块删除的第1块进行数据写入,上述第3处理在上述第2处理之后,进行从上述第1块内的第2页面以外的多个第1页面读出数据的第1读出,上述第4处理在上述第3处理之后,进行从上述第2页面读出数据的第2读出,上述第5处理在上述第3处理中发生读出错误时,在上述第2区域记录表示发生了第1读出错误的事件,上述第6处理在上述第4处理中发生读出错误时,在上述第2区域记录表示发生了第2读出错误的事件。
申请公布号 CN104064217A 申请公布日期 2014.09.24
申请号 CN201310557298.1 申请日期 2013.11.11
申请人 株式会社 东芝 发明人 桥本大辅
分类号 G11C16/06(2006.01)I;G11C29/42(2006.01)I;G11C29/44(2006.01)I 主分类号 G11C16/06(2006.01)I
代理机构 北京市中咨律师事务所 11247 代理人 陈海红;段承恩
主权项 一种存储非易失性半导体存储器的检查程序的记录介质,其特征在于,上述非易失性半导体存储器按页面单位进行数据的写入,按上述页面单位的二以上的自然数倍的块单位进行数据的删除,包含具备多个块的第1区域和第2区域,上述程序构成为使用于控制上述非易失性半导体存储器的控制器执行第1检查处理,上述第1检查处理对上述第1区域所包含的每个块执行第1至第6处理,上述第1处理进行块删除,上述第2处理在上述第1处理之后,对进行了上述块删除的第1块进行数据写入,上述第3处理在上述第2处理之后,进行从上述第1块内的第2页面以外的多个第1页面读出数据的第1读出,上述第4处理在上述第3处理之后,进行从上述第2页面读出数据的第2读出,上述第5处理在上述第3处理中发生读出错误时,在上述第2区域记录表示发生了第1读出错误的事件,上述第6处理在上述第4处理中发生读出错误时,在上述第2区域记录表示发生了第2读出错误的事件。
地址 日本东京都