发明名称 |
可进行反弹跳及同步重置的电路、反弹跳模组及同步重置模组 |
摘要 |
一种可进行反弹跳及同步重置的电路,包含时脉产生模组、反弹跳模组及同步重置模组。该时脉产生模组产生一基础时脉,该反弹跳模组包括状态保持计时器及大小为一位元的状态暂存器,其用以利用根据基础时脉产生的输入时脉进行反弹跳。同步重置模组包括同步计时器及大小为一位元的同步讯号暂存器,其用以利用根据基础时脉产生的同步时脉进行同步重置。 |
申请公布号 |
TWI454059 |
申请公布日期 |
2014.09.21 |
申请号 |
TW100100956 |
申请日期 |
2011.01.11 |
申请人 |
神达电脑股份有限公司 桃园县龟山乡文化二路200号 |
发明人 |
张哲维;王季兴;黄敬浤;连家庆 |
分类号 |
H03K3/00 |
主分类号 |
H03K3/00 |
代理机构 |
|
代理人 |
高玉骏 台北市松山区南京东路3段248号7楼;杨祺雄 台北市松山区南京东路3段248号7楼 |
主权项 |
一种可进行反弹跳及同步重置的电路,包含:一时脉产生模组,产生一基础时脉;一输入时脉产生模组,耦接于该时脉产生模组,用以接收及根据该基础时脉产生一输入时脉;及一反弹跳模组,耦接于该输入时脉产生模组,并接收该输入时脉与一输入讯号,该反弹跳模组包括:一状态保持计时器,系耦接至该输入时脉产生模组,并于该反弹跳模组工作时被启动,该状态保持计时器系根据该输入时脉进行计数;以及一状态暂存器,系接收该输入讯号,并储存该输入讯号的一第一资料,其中该状态暂存器之大小为一位元;其中,当该状态保持计时器计数至一下一时脉周期时,该反弹跳模组系根据该输入讯号的一第二资料及储存于该状态暂存器的该第一资料来决定该反弹跳模组之一输出讯号。 |
地址 |
桃园县龟山乡文化二路200号 |