发明名称 缓存控制装置、处理器、信息处理系统和缓存控制方法
摘要 本发明公开了缓存控制装置、处理器、信息处理系统和缓存控制方法。所述缓存控制装置包括:所述标签存储部被构造用来为缓冲存储器的各缓存线管理所述缓存线是否有效,并且管理是否被提供用于向共用存储部回写的回写指令;和标签控制部,所述标签控制部被构造用来:当提供预定指令时,不使已经被提供所述回写指令的缓存线无效化并且使没有被提供所述回写指令的缓存线无效化。所述处理器包括所述缓存控制装置和指令处理部。所述信息处理系统包括所述缓存控制装置、共用存储部和指令处理部。根据本发明,能够在动态线程调度环境下有效地保持缓冲存储器中的数据的一致性。
申请公布号 CN104050095A 申请公布日期 2014.09.17
申请号 CN201410080790.9 申请日期 2014.03.06
申请人 索尼公司 发明人 三浦刚;芳川洋
分类号 G06F12/08(2006.01)I 主分类号 G06F12/08(2006.01)I
代理机构 北京信慧永光知识产权代理有限责任公司 11290 代理人 陈桂香;褚海英
主权项 一种缓存控制装置,其包括:标签存储部,所述标签存储部被构造用来为缓冲存储器的各缓存线管理所述缓存线是否有效,并且管理是否被提供用于向共用存储部回写的回写指令;和标签控制部,所述标签控制部被构造用来:当提供预定指令时,不使已经被提供所述回写指令的缓存线无效化并且使没有被提供所述回写指令的缓存线无效化。
地址 日本东京