发明名称 |
高速串行I/O链路应用中用于从低功率状态快速而稳健恢复的自适应控制环保护 |
摘要 |
描述了涉及在高速串行I/O应用中用于从低功率状态快速且稳健地恢复的自适应控制环保护。在一些实施例中,在第一代理处检测第一比特模式,该第一比特模式指示第二代理推测性地进入低功率消耗状态且一个或多个控制环被冻结。(在进入低功率消耗状态后)检测第二比特模式,该第二比特模式指示第二代理从低功率消耗状态的退出且该一个或多个控制环(例如,按指定次序)被解冻。还要求保护和/或公开了其它实施例。 |
申请公布号 |
CN104050060A |
申请公布日期 |
2014.09.17 |
申请号 |
CN201410098134.1 |
申请日期 |
2014.03.17 |
申请人 |
英特尔公司 |
发明人 |
Y·何;N·R·纳古拉帕里;S·萨卡;I·赫瑞拉梅佳;R·K·利亚那格 |
分类号 |
G06F11/16(2006.01)I;G06F13/38(2006.01)I |
主分类号 |
G06F11/16(2006.01)I |
代理机构 |
上海专利商标事务所有限公司 31100 |
代理人 |
毛力 |
主权项 |
一种装置,包括:耦合于第一代理、用于检测第一比特模式并使得一个或多个控制环冻结的逻辑,其中所述第一比特模式指示第二代理推测性地进入低功率消耗状态;以及用于检测第二比特模式并使得所述一个或多个控制环解冻的逻辑,其中所述第二比特模式指示所述第二代理从所述低功率消耗状态的退出。 |
地址 |
美国加利福尼亚州 |