发明名称 |
锁定芯片组的系统管理中断(SMI)使能寄存器 |
摘要 |
本发明所公开的示例性实施例涉及锁定芯片组的系统管理中断(SMI)使能寄存器。示例性实施例包括用于配置芯片组的触头的至少一个触头配置寄存器;以及芯片组的用于存储使能值或禁止值的触头SMI使能寄存器。在示例性实施例中,存储在该触头SMI使能寄存器中的该禁止值用于阻止该芯片组响应于在该触头接收的SMI信号而将SMI请求提供给处理器。示例性实施例进一步包括锁定该触头SMI使能寄存器。 |
申请公布号 |
CN104054063A |
申请公布日期 |
2014.09.17 |
申请号 |
CN201280067087.3 |
申请日期 |
2012.01.31 |
申请人 |
惠普发展公司,有限责任合伙企业 |
发明人 |
格雷戈里·P·齐亚尔尼克;迈克尔·R·德拉姆;马克·A·皮翁卡 |
分类号 |
G06F13/14(2006.01)I;G06F13/24(2006.01)I |
主分类号 |
G06F13/14(2006.01)I |
代理机构 |
北京德琦知识产权代理有限公司 11018 |
代理人 |
郭艳芳;康泉 |
主权项 |
一种计算设备,包括:处理器;计算资源,用于生成系统管理中断(SMI)信号;以及芯片组,包括:第一触头,用于从所述计算资源接收所述SMI信号;至少一个触头配置寄存器,用于将所述第一触头配置为通用输入/输出(GPIO)来接收输入;以及与所述第一触头相关联的第一触头SMI使能寄存器,其中存储在所述第一触头SMI使能寄存器中的使能值与其他芯片组信息结合起来,使所述芯片组能够响应于所接收的SMI信号而将SMI请求提供给所述处理器;其中所述芯片组用于锁定所述第一触头SMI使能寄存器;并且其中存储在所述第一SMI使能寄存器中的禁止值用于阻止所述芯片组响应于所接收的SMI信号而将SMI请求提供给所述处理器。 |
地址 |
美国德克萨斯州 |