发明名称 |
电路优化方法及装置 |
摘要 |
本发明提供一种电路优化方法及装置。本发明提供的电路优化方法,包括:读取待优化电路的结构信息,生成初始网表;根据初始网表对电路中各时序器件进行功耗分析,建立该电路中各时序器件在多个应用场景中的功耗曲线模型;又根据初始网表对电路进行时序分析,获取该电路的时序约束信息;并根据电路中各时序器件在多个应用场景中的功耗曲线模型和电路的时序约束信息对该电路的峰值功耗进行优化,以获取适合电路运行的时钟延迟方案。本发明提供的方法解决了现有技术中主要根据时序器件翻转带来的电流变化进行建模来优化电路的方式,存在对电路中时序器件建模不准确的问题,提高了获取电路优化中性能指标的准确性。 |
申请公布号 |
CN104036090A |
申请公布日期 |
2014.09.10 |
申请号 |
CN201410292959.7 |
申请日期 |
2014.06.25 |
申请人 |
龙芯中科技术有限公司 |
发明人 |
肖斌;杨梁 |
分类号 |
G06F17/50(2006.01)I |
主分类号 |
G06F17/50(2006.01)I |
代理机构 |
北京同立钧成知识产权代理有限公司 11205 |
代理人 |
刘芳 |
主权项 |
一种电路优化方法,其特征在于,包括:读取待优化电路的结构信息,生成初始网表;根据所述初始网表对所述电路中各时序器件进行功耗分析,建立所述电路中各时序器件在多个应用场景中的功耗曲线模型;根据所述初始网表对所述电路进行时序分析,获取所述电路的时序约束信息;根据所述电路中各时序器件在所述多个应用场景中的功耗曲线模型和所述电路的时序约束信息对所述电路的峰值功耗进行优化,以获取适合所述电路运行的时钟延迟方案。 |
地址 |
100095 北京市海淀区中关村环保科技示范园龙芯产业园2号楼 |