发明名称 移位分频器电路
摘要 本实用新型公开了一种移位分频器电路,且为N分频的移位分频器电路,其中,N为大于或等于2的正整数,移位分频器电路包括反相器、N-1个寄存器及N-2个逻辑门器件;第N-1寄存器的输出端与反相器的输入端连接,反相器的输出端分别与第1寄存器的输入端及各个逻辑门器件的一输入端连接;各个逻辑门器件连接于第1寄存器至第N-1寄存器的输出端与输入端之间,且第1寄存器的输出端与第1逻辑门器件的另一输入端连接,第1逻辑门器件的输出端与第2寄存器的输入端连接,第N-2逻辑门器件的输出端与第N-1寄存器的输入端连接。本实用新型的移位分频器电路结构简单,在相同的分频需求下,所需的寄存器和逻辑门器件更少,而且在干扰过后可正常恢复分频。
申请公布号 CN203813760U 申请公布日期 2014.09.03
申请号 CN201420143546.8 申请日期 2014.03.27
申请人 四川和芯微电子股份有限公司 发明人 张国
分类号 H03K23/54(2006.01)I 主分类号 H03K23/54(2006.01)I
代理机构 代理人
主权项 一种移位分频器电路,且为N分频的移位分频器电路,其特征在于,N为大于或等于2的正整数,所述移位分频器电路包括反相器、N‑1个寄存器及N‑2个逻辑门器件;每个所述寄存器的复位端均与系统复位信号端连接,每个所述寄存器的时钟端与外部高频时钟输出端连接;所述第N‑1寄存器的输出端与所述反相器的输入端连接,所述反相器的输出端分别与所述第1寄存器的输入端及各个逻辑门器件的一输入端连接;各个所述逻辑门器件连接于第1寄存器至第N‑1寄存器的输出端与输入端之间,且第1寄存器的输出端与第1逻辑门器件的另一输入端连接,第1逻辑门器件的输出端与第2寄存器的输入端连接,第N‑2寄存器的输出端与第N‑1逻辑门器件的另一输入端连接,第N‑2逻辑门器件的输出端与第N‑1寄存器的输入端连接。
地址 610041 四川省成都市高新区吉泰路33号A座9楼